SuperH RISC engine 族CPU 是RISC (Reduced Instruction Set Computer)結(jié)構(gòu)的CPU。基本指令以1 條指令1 個(gè)狀態(tài)運(yùn)行,實(shí)現(xiàn)了高性能的運(yùn)算處理。并且內(nèi)置乘法器,可進(jìn)行與通用DSP (Digital Signal Processor:數(shù)字信號(hào)處理器)相同的乘法和乘法累加運(yùn)算。
瑞薩SuperH RISC engine (以下簡(jiǎn)稱(chēng)SuperH)族有SH-1、SH-2、SH-3、SH-DSP、SH3-DSP、SH-4 等CPU 內(nèi)核。
SH-1、SH-2、SH-3、SH-4 的各CPU 有2 進(jìn)制級(jí)高位兼容的指令體系。
SH-DSP 以SH-2 CPU 為基礎(chǔ),是實(shí)現(xiàn)了與通用DSP 相同信號(hào)處理性能的32 位微控制器。SH-DSP 強(qiáng)化了SuperH RISC engine 中乘法和乘法累加運(yùn)算的DSP 功能,可實(shí)現(xiàn)DSP 類(lèi)的數(shù)據(jù)總線(xiàn)功能。SH-DSP 與SH-1、SH-2 單片機(jī)在2 進(jìn)制級(jí)高位兼容(參考圖1)。該編程手冊(cè)記載了SH-1、SH-2、SH-DSP 的基本體系結(jié)構(gòu)和指令詳細(xì)內(nèi)容,便于理解體系結(jié)構(gòu)和指令的操
作,同時(shí)也記載了SuperH RISC engine 的特點(diǎn)——流水線(xiàn)運(yùn)行。
?
詳情請(qǐng)下載
?