《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 業界動態 > Xilinx與生態伙伴啟動All Programmable抽象化計劃 助力更多設計人員并將生產力提升高達15倍

Xilinx與生態伙伴啟動All Programmable抽象化計劃 助力更多設計人員并將生產力提升高達15倍

公司推出的這一將軟件、模型、平臺和基于IP設計環境融為一體的抽象化計劃,致力于滿足更多系統和軟件、硬件開發人員的需求
2013-09-11

    All Programmable FPGASoC3D IC的全球領先供應商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布啟動All Programmable抽象化計劃,幫助硬件設計人員提高生產力并力助系統及軟件開發人員直接利用All Programmable FPGA、SoC和3D IC。賽靈思及其生態系統聯盟成員,包括MathWorks公司、美國國家儀器公司(NI)現在即可支持一個軟件、模型、平臺和基于IP設計環境的整合。上述這些環境不僅支持C、C++、SystemC等高級圖形化和文本化編程語言,而且很快即將支持OpenCL™語言(Open Computing Language,開放計算語言 ),利用高級自動化技術可將這些語言轉化為優化的實現方案。實踐證明,上述這些軟件及系統級抽象化補足了以硬件為中心的IP集成和C語言設計抽象化,與采用傳統RTL流程相比可將復雜FPGA和SoC的開發速度提升高達15倍。

    賽靈思公司設計方法市場高級總監Tom Feist指出:“通過擴展設計人員能選擇的抽象化數量和類型,我們不僅能提高現有硬件客戶的生產力,更能幫助大量系統和軟件工程師直接運用All Programmable FPGA、SoC和3D IC進行編程。”

圖片說明:賽靈思及其生態系統聯盟成員,包括MathWorks公司、美國國家儀器公司(NI)現在即可支持一個軟件、模型、平臺和基于IP設計環境的整合。上述這些環境不僅支持CC++SystemC等高級圖形化和文本化編程語言,而且很快即將支持OpenCL語言(Open Computing Language,開放計算語言 ),利用高級自動化技術可將這些語言轉化為優化的實現方案。

加速硬件設計

    為了在All Programmable器件中加速創建高度集成的復雜設計,賽靈思推出了vivado/integration/esl-design.html" title="vivado" vivado="">Vivado HLS(Vivado高層次綜合技術),可加速客戶IP核、賽靈思LogiCORE™和SmartCORE™IP核、第三方IP核、賽靈思系統生成器(System Generator)生成的MathWorks Simulink® 設計,以及C/C++和System C綜合的IP核的集成。

    Gainspeed公司軟件與FPGA產品總監Ties Bos指出:“結合利用Vivado IPI和HLS為我們開發新一代有線基礎設施產品發揮了重要作用。新一代有線基礎設施產品能通過基于軟件的全IP架構支持新業務的快速開發。上述抽象化的整合能幫助我們用C++語言開發算法并快速集成所得的IP,相對于采用RTL方法而言,開發成本可降低達15倍之多。”

    Vivado IPI采用ARM® AXI互聯和IP封裝的IP-XACT元數據等業界標準,能提供智能、結構組裝正確并與賽靈思All Programmable解決方案協同優化的設計方案。針對Zynq™-7000 All Programmable SoC設計,嵌入式設計團隊現在能夠更快速地識別、重用并集成軟/硬件IP,滿足雙核ARM處理系統和高性能FPGA結構的要求。

加速系統級設計

   系統工程師希望通過C/C++/SystemC、OpenCL、MathWorks MATLAB®與Simulink以及NI LabVIEW等抽象化來為軟/硬件行為建模,滿足今天更智能化系統的需求。賽靈思及其聯盟計劃成員生態系統幫助設計團隊直接采取算法實現,而無需擔心實現細節問題。

    MathWorks隨R2013b版本發布了新的Zynq-7000 All Programmable SoC器件工作流程指南。根據本工作流程指南,軟件開發人員和硬件設計工程師可在MATLAB和Simulink中創建算法并為其建模,將設計進行軟/硬件分區,以及讓模型自動針對賽靈思目標設計平臺,實現模型的集成、調試和測試。這種新功能建立在MathWorks豐富的專用工具箱庫和穩健可靠的嵌入式軟硬件代碼生成技術基礎之上,能幫助用戶驗證和優化系統性能,讓更廣泛的開發人群充分利用業界首款All Programmable SoC的優勢。

    嵌入式系統設計人員用LabVIEW和NI可重配置I/O(RIO)硬件來抽象出傳統RTL設計的復雜性,避免花大量時間為部署目標去構建操作系統、驅動程序和中間件。美國國家儀器公司(NI)針對嵌入式設計創建了基于平臺的方法。該方法提供有現成的可重配置硬件和直觀易用的圖形編程功能。只需單擊,NI LabVIEW 2013開發環境就能編譯、調試和部署專門為NI目標上的處理器或可編程邏輯編寫的應用。這種開發環境目前可支持多款賽靈思All Programmable器件。NI的包含60多款可部署目標的平臺選用了賽靈思All Programmable SoC和FPGA作為其RIO計算核心。

    賽靈思與一些早期客戶協作,還在開發一種全新的系統級異構并行編程環境,該環境能夠支持軟件編程、系統驗證、調試以及自動實現C/C++和OpenCL。這種基于Eclipse™的全新綜合環境能夠提供特定市場的庫,從而大幅提高設計生產力。該最新流程旨在幫助系統架構師、軟件應用開發人員以及要求并行架構的嵌入式設計人員提高系統性能,降低系統材料清單(BOM)成本和整體功耗,而且其簡便易用性和開發時間與ASSP、DSP和GPU旗鼓相當。

加速軟件設計

    賽靈思All Programmable抽象化還可加速Zynq-7000 All Programmable SoC和MicroBlaze™處理器的軟件開發。賽靈思開發了能仿真系統軟硬件接口的Quick Emulator(QEMU)開源虛擬機。較早進行軟件開發不僅可提高設計生產力,而且還能確保持續軟硬件集成驗證。

    此外,賽靈思還攜手Cadence公司推出了專門針對賽靈思Zynq-7000 All Programmable SoC的虛擬系統平臺,從而支持軟/硬件同步開發,這樣不僅大幅降低了開發成本,而且還顯著縮短了產品上市時間。借助虛擬化環境和賽靈思軟件開發工具套件(SDK),設計團隊能將系統開發時間縮短數月。

    如需了解All Programmable抽象化計劃如何讓賽靈思公司繼續領先一代的更多信息,敬請訪問以下網址:http://china.author.xilinx.com/products/design-tools/all-programmable-abstractions/index.htm

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 亚洲国产美女精品久久久久| 国产亚洲精品自在久久| 中文字幕aⅴ人妻一区二区| 欧美性猛交xxx黑人猛交| 午夜黄色福利视频| 久久久青草青青亚洲国产免观 | 成人在线免费观看| 亚洲www在线| 真实国产老熟女粗口对白| 国产香蕉一区二区在线网站| 丰满女邻居的嫩苞张开视频| 欧美任你躁免费精品一区| 免费大片黄在线观看日本| 337p欧洲亚洲大胆艺术| 最近最新中文字幕| 交换交换乱杂烩系列yy| 欧美bbbbb| 成人在线不卡视频| 久草视频精品在线| 欧美黑人性暴力猛交喷水| 向日葵app在线观看免费下载视频| 精品一区二区视频在线观看| 在线免费你懂的| 一级做a爰片性色毛片16美国 | 精品人妻一区二区三区浪潮在线| 国产在线精品国自产拍影院同性| 一级毛片在线观看免费| 日韩欧美在线不卡| 亚洲成在线观看| 草草影院永久在线观看| 国产精品免费视频播放器| caoporn进入| 成人毛片免费看| 久久午夜夜伦鲁鲁片免费无码影视| 欧美怡红院免费全部视频| 伊人久久大香线蕉AV成人| 美女毛片一区二区三区四区| 国产在线无码精品电影网| 两个人看的视频高清在线www| 在线观看免费av网站| 一区二区中文字幕在线观看|