《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > Core_1553_8051_SFR Verilog設計文件

Core_1553_8051_SFR Verilog設計文件

2008-08-13
作者:Actel
關鍵詞: present_st B0 CPUWAITn reg sfr4

// SFR_FSM.v
module SFR_FSM (clk, Resetn, sfr4" title="sfr4">sfr4, sfr7, CPUDOUT, CPUWAITn" title="CPUWAITn">CPUWAITn, latch_RD, CPUWRn,
??????????????? CPURDn , CPUMEM);

input clk;
input [2:0] sfr4; // SFR4 Control Reg" title="Reg">Register bit 2 to 0.
input CPUWAITn; //input from Core1553
input Resetn; //global power on reset
input [15:0] CPUDOUT; // Read data input from Core1553B
output [7:0] sfr7; // SFR7 Status Regsiter
output [1:0] CPUWRn; //Output to Core1553
output CPURDn; //Output to Core1553
output [15:0] latch_RD; //read data output to Core8051
output CPUMEM; //Output to Core1553

parameter idle = 2'b0" title="b0">b00, write = 2'b01, read = 2'b10;

reg CPURDn_int, CPUMEM;
reg [1:0] CPUWRn;
reg [7:0] sfr7;
reg [15:0] latch_RD;

reg [1:0] present_st" title="present_st">present_st, next_st;

//FSM state transition
always @ (posedge clk or negedge Resetn)
begin
if (Resetn == 1'b0)
? present_st <= idle;
else
? present_st <= next_st;?
end

//FSM state definition狀態機
always @ (present_st, sfr4, CPUWAITn)
begin
case (present_st)
?? idle: case (sfr4)
???????? 3'b000: next_st<= idle;
???????? 3'b011: next_st<= write;
???????? 3'b101: next_st<= read;
???????? default: next_st<= idle;
???????? endcase
?? write: case (CPUWAITn)
????????? 1'b0: next_st<= write;
????????? 1'b1: next_st<= idle;
????????? endcase
?? read: case (CPUWAITn)
???????? 1'b0: next_st<= read;
???????? 1'b1: next_st<= idle;
???????? endcase
?
?? default: next_st <= idle;
endcase
end

//Output definition 輸出定義
always @ (present_st)
begin
case (present_st)
idle: begin
????? sfr7 <= 8'b0;
????? CPUWRn <= 2'b11;
????? CPURDn_int <= 1'b1;
????? CPUMEM <= 1'b0;
?? end
write: begin
?????????? sfr7 <= 8'b00000001;
?????????? CPUWRn <= 2'b00;
?????????? CPURDn_int <= 1'b1;
?????????? CPUMEM <= 1'b1;
???? end
read:? begin
?????????? sfr7 <= 8'b00000001;
?????????? CPUWRn <= 2'b11;
?????????? CPURDn_int <= 1'b0;
?????????? CPUMEM <= 1'b1;
???? end
default: begin
????? sfr7 <= 8'b00000000;
????? CPUWRn <= 2'b11;
????? CPURDn_int <= 1'b1;
????? CPUMEM <= 1'b0;
?? end
endcase
end

//Latching the read data from Core1553 to Core8051
always @ (posedge clk)posedge CPURDn_int)
begin
if (CPURD_int == 1'b0)
?? latch_RD <= CPUDOUT;
end

assign CPURDn = CPURDn_int;

endmodule

更多請訪問

http://www.actel.com/techdocs/appnotes/proasic3.aspx

?

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 2019天天做天天拍天天夜| 亚洲中文精品久久久久久不卡| 黄色a级片免费看| 天天澡天天碰天天狠伊人五月| 久久精品人人做人人爽电影蜜月 | 亚洲午夜久久久精品电影院| 精品无码无人网站免费视频| 国产精品一区二区在线观看 | 一个人看的日本www| 日本精品少妇一区二区三区| 亚洲国色天香视频| 男女性潮高清免费网站| 国产一区二三区| 国产v亚洲v天堂a无| 国内精品免费视频自在线| 一边摸一边揉一边做视频 | 2018国产大陆天天弄| 好吊妞视频这里有精品| 久久av老司机精品网站导航| 欧美一级中文字幕| 亚洲精品中文字幕乱码三区| 精品久久久久久无码中文字幕| 国产乱子伦一区二区三区| 欧美视频第二页| 国产精品蜜芽在线观看| chinese乱子伦xxxx视频播放| 手机av在线播放| 久久国产精品99精品国产| 欧美中日韩免费观看网站| 亚洲福利一区二区| 男人天堂网www| 又黄又爽又色又刺激的视频| 香港伦理电影三级中文字幕| 国产男女猛烈无遮挡免费视频网站| 97久久精品人人澡人人爽| 奇米四色77777| 中文在线免费视频| 日本中文字幕电影| 久久综合亚洲色hezyo国产| 欧美伊人久久大香线蕉综合| 亚洲的天堂av无码|