一種基于FPGA的PCI加密卡設(shè)計 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:168 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:利用FPGA設(shè)計實現(xiàn)了一種基于PCI總線接口的純硬件加密卡,為PC機提供加密、簽名等服務(wù)。對采用VHDL描述的PCI接口IP軟核及其應(yīng)用方法進行了分析;采用VHDL設(shè)計了3DES、MD5等算法模塊,并設(shè)計了其與PCI接口IP核之間的通信控制模塊;利用Quartus II進行仿真、綜合后,下載到加密卡上的FPGA配置芯片,將上述各個模塊集成在一片F(xiàn)PGA上予以實現(xiàn);最后,采用VC++為加密卡設(shè)計了驅(qū)動程序和測試程序,并對整個加密卡工作進行了功能測試。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2