《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計 > 設(shè)計應(yīng)用 > MAXIM應(yīng)用筆記----解讀高速數(shù)/模轉(zhuǎn)換器(DAC)的建立和保持時間
MAXIM應(yīng)用筆記----解讀高速數(shù)/模轉(zhuǎn)換器(DAC)的建立和保持時間
美信公司
摘要: 本應(yīng)用筆記定義了高速數(shù)/模轉(zhuǎn)換器(DAC)的建立和保持時間,并給出了相應(yīng)的圖例。高速DAC的這兩個參數(shù)通常定義為“正、負(fù)”值,了解它們與數(shù)據(jù)瞬態(tài)特性之間的關(guān)系是一個難點(diǎn),為了解決這些難題,本文提供了一些圖例。
Abstract:
Key words :

摘要:本應(yīng)用筆記定義了高速數(shù)/模轉(zhuǎn)換器(DAC" title="DAC">DAC)的建立和保持時間,并給出了相應(yīng)的圖例。高速DAC的這兩個參數(shù)通常定義為“正、負(fù)”值,了解它們與數(shù)據(jù)瞬態(tài)特性之間的關(guān)系是一個難點(diǎn),為了解決這些難題,本文提供了一些圖例。


介紹
    為了達(dá)到高速數(shù)/模轉(zhuǎn)換器(DAC)的最佳性能,需要嚴(yán)格滿足數(shù)字信號的時序要求。隨著時鐘頻率的提高,數(shù)字接口的建立和保持時間成為系統(tǒng)設(shè)計人員需要重點(diǎn)關(guān)注的參數(shù)。本應(yīng)用筆記對建立和保持時間進(jìn)行詳盡說明,因?yàn)檫@些參數(shù)與Maxim的高性能數(shù)據(jù)轉(zhuǎn)換方案密切相關(guān)。


定義建立和保持時間
    建立時間(tS)是相對于DAC時鐘跳變,數(shù)據(jù)必須達(dá)到有效的邏輯電平的時間。保持時間(tH)則定義了器件捕獲/采樣數(shù)據(jù)后允許數(shù)據(jù)發(fā)生變化的時間。圖1給出了相對于時鐘上升沿的建立和保持時間。特定器件的時鐘信號有效邊沿可能是上升/下降沿,或由用戶選擇,例如MAX5895 16位、500Msps、插值和調(diào)制雙通道DAC,CMOS輸入。

 


圖1. 相對于時鐘信號上升沿的建立和保持時間

 

    采用CMOS技術(shù)設(shè)計的數(shù)字電路通常將電源擺幅的中間值作為切換點(diǎn)。因此,時間參考點(diǎn)定在信號邊沿的中點(diǎn)。圖1波形標(biāo)明了器件在典型條件下的建立和保持時間。注意此時定義的這兩個參數(shù)均為正值,但在建立或保持時間出現(xiàn)負(fù)值時將會令人迷惑不解。

    MAX5891 600Msps、16位DAC為這一中間值狀態(tài)提供了很好的學(xué)習(xí)實(shí)例。該器件的建立時間為-1.5ns,而保持時間為2.6ns。圖2給出MAX5891的最小建立時間。注意,實(shí)際應(yīng)用中,數(shù)據(jù)通常在采樣時鐘跳變后發(fā)生變化。圖3給出了相同器件的最小保持時間。

 


圖2. MAX5891的最小建立時間

 


圖3. MAX5891的最小保持時間

 

    為滿足這些是需要求,用戶需要分析數(shù)據(jù)源的傳輸延遲和抖動。傳輸延遲決定了時鐘的標(biāo)稱定時要求,而抖動指標(biāo)則決定了所允許的容限。為了解釋這一關(guān)系,我們以具有1.5ns傳輸延遲的邏輯門電路為例。如果在邏輯門電路作用相同的時鐘信號,MAX5891將剛好滿足如圖2所示的建立時間。這種情況下,對于溫度漂移、時鐘或數(shù)據(jù)抖動以及器件之間存在的差異都不具備任何設(shè)計裕量。

    可以采用兩種方法對建立和保持時間進(jìn)行優(yōu)化,包括增加時鐘延遲、保持一致的引線長度等。在數(shù)據(jù)源和DAC之間增加時鐘延遲有助于解決上述例子中的傳輸延遲問題。保持一致的數(shù)據(jù)源與DAC輸入引腳之間的引線長度可以確保抖動、漂移不會使某一位進(jìn)入下一個時鐘周期。需要注意的是,我們現(xiàn)在處理的是包含多條數(shù)據(jù)線的高速數(shù)據(jù)總線,任何時刻所有位都必須滿足時序要求。


結(jié)論
    處理高頻數(shù)據(jù)的定時面臨諸多挑戰(zhàn),解決這些難題需要設(shè)計人員或系統(tǒng)設(shè)計工程師充分理解具體信號鏈路中所有器件的規(guī)格。如果鏈路中任一器件的規(guī)格要求得不到滿足,系統(tǒng)性能將會降低。性能的降低表現(xiàn)為DAC輸出精度的下降或限制時鐘頻率。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 久久夜色精品国产亚洲| 四虎电影免费观看网站| 一区二区三区高清视频在线观看| jizz之18| 日韩高清在线观看| 免费看男女做好爽好硬视频| 国产交换丝雨巅峰| 日本又粗又长一进一出抽搐| 亚洲系列第一页| 老师好紧开裆蕾丝内裤h男男| 学校触犯×ofthedead| 亚洲AV网址在线观看| 色多多视频在线播放| 天天操天天干天天射| 亚洲午夜精品在线| 精品乱人伦一区二区| 国内精品第一页| 亚洲国产婷婷综合在线精品| 免费一级毛片在线播放泰国| 国产一级一级毛片| 妖神记1000多章哪里看| 最近中文国语字幕在线播放| 欧美成人精品第一区首页| 欧美重口绿帽video| 真人无码作爱免费视频| a国产乱理伦片在线观看夜| 亚洲最大看欧美片网站| 亚洲国产成a人v在线| 五月天婷五月天| 国产三级全黄在线观看| 国产日韩精品欧美一区| 日本大乳高潮视频在线观看| 无遮挡动漫画在线观看| 猛男猛女嘿咻视频网站| 国产乱子精品免费视观看片| 野花日本免费观看高清电影8 | 女娃开嫩苞经历小说| 日产乱码卡一卡2卡3视频| 日本在线高清视频| 很黄很黄的网站免费的| 女同志videos|