《電子技術應用》
您所在的位置:首頁 > 電源技術 > 設計應用 > 有負電勢的反相電平轉換電路
有負電勢的反相電平轉換電路
摘要: 數字系統設計要求考慮使用多個核心電壓。存儲器工作在1.8V,I2C和FPGA器件的工作電壓為3.3V,微控制器工作在5V,而電荷耦合器件圖像傳感器則需要-9V~8V的工作電壓。每種器件的時鐘必須適應于其工作電壓。
Abstract:
Key words :

 

數字系統設計要求考慮使用多個核心電壓。存儲器工作在1.8V,I2C和FPGA器件的工作電壓為3.3V,微控制器工作在5V,而電荷耦合器件圖像傳感器則需要-9V~8V的工作電壓。每種器件的時鐘必須適應于其工作電壓。

  可以用下圖中的電平轉換電路,將輸入時鐘信號調整到適當的邏輯高和邏輯低電平,包括負電壓。這種特性對于需要負電壓的器件很方便,如電荷耦合器件傳感器。雖然電路的輸出時鐘會相對輸入時鐘做180°反相,但這個反相并不影響器件的功能。

反相電平轉換電路

  這是一款簡單而快速的電平轉換電路,可以將輸入時鐘調節為適應正、負電壓電平。

  電平轉換電路包括快速切換的晶體管Q1和Q2.用戶選擇電平轉換為高和轉換為低,這是直流偏置電壓,連接到晶體管的射極,以匹配于所需要的輸出高邏輯電平和低邏輯電平。C1、R1、D1、C2、R2和D2使Q1和Q2的基極電壓保持在接近于射極電壓。

輸入與輸出電鐘

  由于存儲器和電荷耦合器件傳感器通常有高頻時鐘,因此可以通過選擇C1和C2防止低頻噪聲的通過。圖中的電路用了一個20MHz的信號做測量(下表),因此C1和C2的值都采用100pF.當輸入電壓的時鐘為低時,Q1導通而Q2關斷,將輸出電壓的時鐘驅動到電平轉換的高電位。當輸入電壓的時鐘為高時,Q1關斷而Q2導通,將輸出電壓的時鐘驅動到電平轉換的低電位,即使該電位相對地為負。

  由于電路有高的切換速度,元件引線要盡量短,以減少電感,尤其是C3至C6與各自相應晶體管射極的接線,以及連接地層或輸出地回路。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 蜜桃成熟时2005| 99精品在线播放| 极品少妇被啪到呻吟喷水| 免费看男阳茎进女阳道动态图| 黄色三级在线播放| 国产视频手机在线| 一级黄色免费大片| 日韩一区二区三区精品| 亚洲欧洲另类春色校园小说| 精品久久久久久蜜臂a∨| 国产人妖视频一区二区| 亚洲变态另类一区二区三区| 综合五月天婷婷丁香| 国产欧美日韩精品a在线观看| av无码免费看| 成人艳情一二三区| 久久综合久综合久久鬼色| 欧美破处视频在线| 公车上玩两个处全文阅读| 青娱乐在线视频播放| 国产精品第一页第一页| t66y最新地址| 新梅瓶4在线观看dvd| 五月婷婷狠狠干| 欧美精品hdvideosex| 免费在线黄色网址| 色依依视频视频在线观看| 国产成人精品免费视频动漫 | 男人j桶进女人p无遮挡在线观看 | 扒丝袜永久网址pisiwa| 久久精品女人天堂av免费观看| 欧美成人www在线观看网页| 亚洲综合综合在线| 精品97国产免费人成视频| 四虎永久在线精品影院| 青娱乐免费视频观看| 国产精品久久福利网站| 92午夜少妇极品福利无码电影| 女人张开腿男人捅| 一级做a爰片久久毛片免费看| 无码专区一va亚洲v专区在线|