《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > 歐盟為5G打造III-V族CMOS技術

歐盟為5G打造III-V族CMOS技術

2016-03-08
關鍵詞: CMOS 半導體 IBM 5G

       歐盟(E.U.)最近啟動一項為期三年的“為下一代高性能CMOS SoC技術整合III-V族納米半導體”(INSIGHT)研發計劃,這項研發經費高達470萬美元的計劃重點是在標準的互補金屬氧化物半導體 (CMOS)上整合III-V族電晶體通道。其最終目的則在于符合未來的5G規格要求,以及瞄準頻寬更廣、影像解析度更高的雷達系統。

   除了IBM (瑞士),該計劃將由德國弗勞恩霍夫應用固態物理研究所Fraunhofer IAF、法國LETI、瑞典隆德大學(Lund University)、英國格拉斯哥大學(University of Glasgow)以及愛爾蘭丁鐸爾國家研究所(Tyndall National Institute)等組織聯手進行。

捕獲.JPG

采用IBM模板輔助選擇性外延(TASE)技術制造的單晶結構圖——矽晶部份是綠色,III-V族半導體以紅色表示

(來源:IBM)

  以IBM與隆德大學為主導的這項計劃可分為兩個階段,IBM專注于傳統平面電晶體原型與III-V族通道,而隆德大學則將深入研究垂直III-V族電晶體通道的可用性。

  “首先,合作夥伴們將先共同確定水平或垂直電晶體原型是否最具有遠景,”IBM的科學家Lukas Czornomaz介紹,“接著,我們將聯手在三年計劃屆滿以前推出一款射頻(RF)測試電路,例如功率放大器(PA)?!?/p>

   IBM 有信心其平面方法將可發揮效用,因為該公司已經在一份去年發表的研究報告(該報告主題為IBM Scientists Present III-V Epitaxy and Integration to Go Below 14nm)中證實了這一途徑在14nm及其后的可行性。

   IBM 的制程途徑是透過其所謂的“模板輔助選擇性外延”(TASE)技術。研究人員在矽基板上得以相容前閘極(gate-first) CMOS的理想III-V族電晶體通道所在位置生長氧化物銅絲。接著再用III-V材料涂布納米線,使其僅在1納米級或埃級的區域接觸基板。最后,研究人 員從III-V涂布納米線內部移去氧化層,因而使III-V族納米管電晶體通道準確地位于正確位置。

  (a)采用IBM技術整合于矽晶上的III-V族半導體橫截面圖。由堆疊斷層組成的晶種區(b,c)存在較多缺陷,而遠離晶種區域可觀察到完美晶格結構——未與矽晶匹配的部份僅8%,呈現完全松弛的III-V結構(d,e)

  IBM預期,毫米波(mmWave)的RF性能功耗水準比目前更低得多,不僅可用于促進5G進展,同時還可用于認知電腦、下一代物聯網(IoT)以及基于云端的支援平臺。

   INSIGHT 計劃的既定目標在于使CMOS擴展到超越7nm節點以后,從而開啟一個以超高性能SoC服務為基礎的全新應用范圍。除了IBM與隆德大學,包括 Fraunhofer、LETI、格拉斯哥大學與丁鐸爾國家研究所等其他合作夥伴也分別為這項計劃貢獻在III-V族CMOS方面的專業知識與技術。歐盟 (E.U.)最近啟動一項為期三年的“為下一代高性能CMOS SoC技術整合III-V族奈米半導體”(INSIGHT)研發計劃,這項研發經費高達470萬美元的計劃重點是在標準的互補金屬氧化物半導體 (CMOS)上整合III-V族電晶體通道。其最終目的則在于符合未來的5G規格要求,以及瞄準頻寬更廣、影像解析度更高的雷達系統。

   除了IBM (瑞士),該計劃將由德國弗勞恩霍夫應用固態物理研究所Fraunhofer IAF、法國LETI、瑞典隆德大學(Lund University)、英國格拉斯哥大學(University of Glasgow)以及愛爾蘭丁鐸爾國家研究所(Tyndall National Institute)等組織聯手進行。

捕獲.JPG

采用IBM模板輔助選擇性外延(TASE)技術制造的單晶結構圖——矽晶部份是綠色,III-V族半導體以紅色表示

(來源:IBM)

  以IBM與隆德大學為主導的這項計劃可分為兩個階段,IBM專注于傳統平面電晶體原型與III-V族通道,而隆德大學則將深入研究垂直III-V族電晶體通道的可用性。

  “首先,合作夥伴們將先共同確定水平或垂直電晶體原型是否最具有遠景,”IBM的科學家Lukas Czornomaz介紹,“接著,我們將聯手在三年計劃屆滿以前推出一款射頻(RF)測試電路,例如功率放大器(PA)。”

   IBM 有信心其平面方法將可發揮效用,因為該公司已經在一份去年發表的研究報告(該報告主題為IBM Scientists Present III-V Epitaxy and Integration to Go Below 14nm)中證實了這一途徑在14nm及其后的可行性。

   IBM 的制程途徑是透過其所謂的“模板輔助選擇性外延”(TASE)技術。研究人員在矽基板上得以相容前閘極(gate-first) CMOS的理想III-V族電晶體通道所在位置生長氧化物銅絲。接著再用III-V材料涂布納米線,使其僅在1納米級或埃級的區域接觸基板。最后,研究人 員從III-V涂布納米線內部移去氧化層,因而使III-V族納米管電晶體通道準確地位于正確位置。

  (a)采用IBM技術整合于矽晶上的III-V族半導體橫截面圖。由堆疊斷層組成的晶種區(b,c)存在較多缺陷,而遠離晶種區域可觀察到完美晶格結構——未與矽晶匹配的部份僅8%,呈現完全松弛的III-V結構(d,e)

  IBM預期,毫米波(mmWave)的RF性能功耗水準比目前更低得多,不僅可用于促進5G進展,同時還可用于認知電腦、下一代物聯網(IoT)以及基于云端的支援平臺。

   INSIGHT 計劃的既定目標在于使CMOS擴展到超越7nm節點以后,從而開啟一個以超高性能SoC服務為基礎的全新應用范圍。除了IBM與隆德大學,包括 Fraunhofer、LETI、格拉斯哥大學與丁鐸爾國家研究所等其他合作夥伴也分別為這項計劃貢獻在III-V族CMOS方面的專業知識與技術。

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 国产成人无码精品久久二区三区| 把腿扒开做爽爽视频在线看| 免费人成在线观看网站视频| 黄色软件app大全免费下载2023| 天下第一日本高清国语在线观看| 久久久久久国产精品免费免费| 欧美日韩第一区| 午夜不卡久久精品无码免费| 黄网站免费在线| 国产精品视频二区不卡| 一级一黄在线观看视频免费| 日韩在线不卡视频| 亚洲成年人电影网站| 秋葵app官网免费下载地址| 国产亚洲欧美精品久久久| 青青草原在线视频| 天天在线天天综合网色| 中文字幕欧美成人免费| 最近2019中文字幕高清字幕| 亚洲熟妇久久精品| 精品久久人人妻人人做精品| 国产你懂的视频| 亚洲天堂2016| 国产麻豆欧美亚洲综合久久| 一出一进一爽一粗一大视频| 日日噜噜夜夜爽爽| 亚洲Av人人澡人人爽人人夜夜| 毛片免费在线播放| 免费在线看黄网址| 翁熄性放纵交换| 国产又大又粗又猛又爽的视频| 拍拍拍无挡视频免费观看1000| 在线观看亚洲av每日更新| 一级一级特黄女人精品毛片| 日日摸夜夜搂人人要| 久久综合狠狠色综合伊人| 欧美在线精品一区二区在线观看 | 日本特级淫片免费| 亚洲w码欧洲s码免费| 欧美精选欧美极品| 人妻少妇精品无码专区动漫|