《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > HART調制解調芯片高速通信接口設計
HART調制解調芯片高速通信接口設計
2022年電子技術應用第4期
張立國1,李福昆1,嚴 偉2,劉 強1,王雪迪1
1.燕山大學 電氣工程學院,河北 秦皇島066000;2.北京大學 軟件與微電子學院,北京100871
摘要: 為適應當下工廠設備間,針對設備量以及傳輸數(shù)據量龐大問題,設計了一種新型的HART調制解調芯接口,通過AXI4總線接口代替?zhèn)鹘y(tǒng)的UART接口,加速HART調制解調芯片與CPU之間的通信速度。相比于URAT傳統(tǒng)接口按位傳輸,AXI4總線接口可并行傳輸32位8個字節(jié),數(shù)據傳輸速度可達到納秒級別。通過AXI4總線模塊與CPU的互聯(lián),實現(xiàn)結構功能配置與數(shù)據的交互。HART調制解調芯片高速通信接口設計基于FPGA平臺進行原型驗證,結果表明,該架構能有效識別HART通信協(xié)議,CPU與HART芯片數(shù)據交互達到納秒級別,調制解調正確率高達100%,滿足HART通信協(xié)議要求。
中圖分類號: TN913.3
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.211551
中文引用格式: 張立國,李福昆,嚴偉,等. HART調制解調芯片高速通信接口設計[J].電子技術應用,2022,48(4):6-11.
英文引用格式: Zhang Liguo,Li Fukun,Yan Wei,et al. Interface design of HART modulation and demodulation chip[J]. Application of Electronic Technique,2022,48(4):6-11.
Interface design of HART modulation and demodulation chip
Zhang Liguo1,Li Fukun1,Yan Wei2,Liu Qiang1,Wang Xuedi2
1.School of Electrical Engineering,Yanshan University,Qinhuangdao 066000,China; 2.School of Software and Microelectronics,Peking University,Beijing 100871,China
Abstract: In order to adapt to the current factory equipment, aiming at the huge amount of equipment and data transmission, this paper designs a new HART modulation and demodulation core interface, which uses AXI4 bus interface to replace the traditional UART interface to accelerate the communication speed between HART modulation and demodulation chip and CPU. Compared to the traditional URAT interface, the AXI4 bus interface can transmit 32 bits of 8 bytes in parallel, and the data transfer speed can reach the NS level. Through the interconnection of AXI4 bus module and CPU, the structure function configuration and data interaction are realized. The high-speed communication interface design of HART modulation and demodulation chip was verified based on FPGA platform. The results show that the architecture can effectively identify HART communication protocol, the data interaction between CPU and HART chip reaches NS level, and the correct rate of modulation and demodulation reaches 100%, which meets the requirements of HART communication protocol.
Key words : communication chip architecture;chip interconnection;HART communication protocol;communication interface

0 引言

    芯片產業(yè)是制造業(yè)的上游,被稱為“工業(yè)糧食”,是制造業(yè)必不可少的核心技術[1]。我國目前正大力進行制造轉型,促進高端制造業(yè)的發(fā)展,在這個過程中芯片產業(yè)成為極其重要的環(huán)節(jié)。隨著物聯(lián)網互聯(lián)網的發(fā)展,通信技術也迎來了科技變革,通信技術以移動接入、實時通信、寬帶傳輸、泛在計算、傳感互聯(lián)等技術表現(xiàn)形式成為大力發(fā)展的一個技術領域[2]

    在現(xiàn)代化工廠中,HART(Highway Addressable Remote Transducer,可尋址遠程傳感器高速通道的開放通信協(xié)議)轉置提供具有相對低的帶寬,適度響應時間的通信[3],經過10多年的發(fā)展,HART技術在國內外已經十分成熟,并已成為全球智能儀表的工業(yè)標準[3]。但在工業(yè)以太網與工業(yè)物聯(lián)網的大背景下,傳統(tǒng)的HART儀器儀表與HART傳統(tǒng)芯片面臨著變革與挑戰(zhàn),目前HART協(xié)議芯片存在設計種類單一、結構簡單、所支持的設備和CPU控制設備類型有所局限、傳輸速率低下等情況,主要面臨著以下挑戰(zhàn):

    (1)傳統(tǒng)HART芯片單一對應HART儀器儀表與單一CPU控制端,在大型廠間內布線數(shù)量大,成本高[4-5]

    (2)傳統(tǒng)的HART芯片無時間同步機制,數(shù)據延遲不可控。

    (3)傳統(tǒng)HART芯片一個CPU對應一個HART芯片,只對所控制的設備進行數(shù)據讀寫單一過程,智能儀表運行時與控制系統(tǒng)的互動有待提高,智能儀表間缺乏互操作[6-7]。

    針對上述問題,本文提供一種新型的可互聯(lián)HART通信協(xié)議芯片的架構。




本文詳細內容請下載:http://www.xxav2194.com/resource/share/2000004044




作者信息:

張立國1,李福昆1,嚴  偉2,劉  強1,王雪迪1

(1.燕山大學 電氣工程學院,河北 秦皇島066000;2.北京大學 軟件與微電子學院,北京100871)




wd.jpg

此內容為AET網站原創(chuàng),未經授權禁止轉載。
主站蜘蛛池模板: 香蕉视频成人在线观看| 亚洲视频一区二区三区| 88av视频在线观看| 无人在线观看视频高清视频8| 亚洲欧洲自拍拍偷综合| 美女叉开腿让男人捅| 国产欧美日韩另类精彩视频| 久久无码人妻一区二区三区| 精品无码成人久久久久久| 在线观看免费亚洲| 亚洲av无码电影网| 男女一边摸一边爽爽视频| 国产午夜免费福利红片| 67194在线看片| 小明天天看成人免费看| 久久大香线蕉综合爱| 看亚洲a级一级毛片| 国产卡一卡二卡3卡4卡无卡视频| 91精品啪在线观看国产91九色| 日韩人妻一区二区三区蜜桃视频| 亚洲综合色一区| 美女扒开尿口让男人看的视频| 在线看的你懂的| 中文字幕第12页| 欧美精品色视频| 国产免费变态视频网址网站| qvod小说区图片区亚洲| 日日噜狠狠噜天天噜av| 亚洲精品中文字幕无码AV| 美国式禁忌免费看| 国产国产成人精品久久| 69av在线播放| 天天做天天摸天天爽天天爱| 久久精品国产清高在天天线| 欧美精品黑人粗大| 免费特级黄毛片| 色妞妞www精品视频| 国产成人午夜片在线观看 | 欧美性狂猛bbbbbxxxxx| 日操夜操天天操| 亚洲乱码无码永久不卡在线|