《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > DDR SDRAM控制器的FPGA實現

DDR SDRAM控制器的FPGA實現

2008-08-07
作者:施周淵, 戴慶元

  摘? 要: DDR SDRAM高容量和快速度的優點使它獲得了廣泛的應用,但是其接口與目前廣泛應用的微處理器不兼容。介紹了一種通用的DDR SDRAM控制器的設計,從而使得DDR SDRAM能應用到微處理器中去。

  關鍵詞: DDR SDRAM控制器? 延時鎖定回路? FPGA

?

  DDR SDRAM是建立在SDRAM的基礎上的,但是速度和容量卻有了提高。首先,它使用了更多的先進的同步電路。其次,它使用延時鎖定回路提供一個數據濾波信號。當數據有效時,存儲器控制器可使用這個數據濾波信號精確地定位數據,每16位輸出一次,并且同步來自不同的雙存儲器模塊的數據。

  DDR SDRAM不需要提高時鐘頻率就能加倍提高SDRAM的速度,因為它允許在時鐘脈沖的上升沿" title="上升沿">上升沿和下降沿讀寫數據。至于地址和控制信號,還是跟傳統的SDRAM一樣,在時鐘的上升沿進行傳輸。

  由于微處理器、DSP等不能直接使用DDR SDRAM,所以本文介紹一種基于FPGA的DDR SDRAM控制電路。

1 DDR SDRAM控制器的設計

1.1總體邏輯圖

  DDR SDRAM控制器的總體邏輯圖如圖1所示。主要由DDR控制模塊" title="控制模塊">控制模塊(Controller)、DDR接口模塊" title="接口模塊">接口模塊(ddr_interface)以及延時鎖定回路模塊(DLL)三部分組成。下面詳細介紹各個模塊的設計。

?

1.2 DDR控制模塊的設計

  DDR控制模塊包含了主要的狀態轉換。處理器通過sys_cmd對DDR控制模塊寫入命令,完成總線仲裁、解釋命令、時序分配等任務。當DDR接口模塊對DDR SDRAR數據讀寫時便進行控制。

  控制器的狀態機如圖2所示。控制器開始設置在空閑(Idle)狀態,接下去的狀態根據控制命令的不同可以是預充電(Precharge)、導入模式寄存器(Load Mode Register)、刷新(Refresh)、有效(Active)等狀態。要進入讀寫數據狀態,必須先經過有效狀態。讀數據時,狀態機由有效狀態轉換為讀準備狀態, 然后根據指令進入讀狀態??刂颇K保持在讀狀態直到脈沖終止命令觸發或者數據讀完。寫的過程與讀類似,在后面的接口模塊中將詳細介紹。

?

1.3 DDR接口模塊

  DDR接口模塊負責維持外部信號、DDR控制器與DDR SDRAM之間的雙向數據總線信號,保證數據和命令能送達DDR SDRAM。

圖3給出了讀寫操作的數據流框圖。對寫周期而言,128位的sys_data_i被fpga_clk2x分頻為64位的數據,通過lac_clk選擇高低位。為了減小輸入輸出的延遲,數據在進出模塊時都將被保存在輸入輸出寄存器中。ddr_write_en產生ddr_dq所需的三態信號。

?

  對于寫周期而言,64位的ddr_dq信號在輸入輸出寄存器被fpga_clk2x觸發裝配成128位的信號,其中低位信號在下降沿時被裝配,高位信號在上升沿時被裝配。

  圖4給出了一個典型的寫操作的波形圖。在T1期間,寫命令、地址和第一個" title="第一個">第一個128位數據被分別置于sys_cmd、sys_addr和sys_data_i三個端口。在T2期間,控制器的狀態由空閑轉變為有效。接下來兩個周期,控制器給出ACTIVE命令以及行片選地址。再經3個周期的延遲以后,控制器給出WRITEA命令和列片選地址。接下來,ddr_dq和ddr_dqs被設置成雙倍速率模式。

?

1.4 DLL模塊

  圖5示出了給FPGA以及DDR SDRAM提供時鐘信號" title="時鐘信號">時鐘信號的兩個DLL模塊的結構圖。第一個DLL模塊,即DLL_EXT給DDR SDRAM提供ddr_clk及ddr_clkb兩個時鐘信號,并且接收ddr_clk的反饋。第二個DLL模塊,即DLL_INT給FPGA提供兩個內部時鐘信號fpga_clk和fpga_clk2x,它的反饋信號來自fpga_clk。兩個DLL有著相同的時鐘輸入,但是不同的反饋信號保證了輸入時鐘和FPGA時鐘以及DDR SDRAM時鐘之間的零延遲。

?

2 實現

  本設計選用XILINX公司的Vietex-E系列FPGA來實現,因為這個系列內嵌的DLL模塊和可選擇輸入輸出結構的特點能極大地方便設計。仿真結果顯示,在133MHz的主頻下,最高能獲得1.6GB/s的速率。??????

  本文給出了基于FPGA的DDR SDRAM控制器的設計。從仿真中可以看出,這種結構的DDR控制器有著很高的性能,因此將得到廣泛的應用。

?

參考文獻

1 Guo Li.Implementation of DDR SDRAM Controllers via VHDL.The Journal of China?University of Posts and Telecommunication,?Mar 2002;9(1)

2 Synthesizable High Performance SDRAM Controller. XAPP134(v3.1). Xilinx Company,?February 1, 2000

3 Data book 2002, Altera Company of Defence Industry.Altera Company,2002

4 張 良.數字電路設計與Verilog HDL. 北京:人民郵電出版社,2001

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 国产在视频线在精品| 亚洲成人自拍网| writeas朱志鑫| 中文字幕在线欧美| 久久人人爽人人爽人人av东京热| 亚洲av一本岛在线播放| 亚洲图片小说网| 俄罗斯一级成人毛片| 国产一区二区在线|播放| 国产亚洲精久久久久久无码 | 精品久久久久久亚洲精品| 黑人巨大无码中文字幕无码| 免费观看成人羞羞视频软件| 色综合久久天天综合| 800av在线播放| 野花官网高清在线观看视频5| 疯狂做受xxxx高潮视频免费| 欧美丰满熟妇XXXX| 成人毛片18女人毛片| 国产精品男男视频一区二区三区| 国产中文字幕第一页| 亚洲欧美清纯校园另类| 久久久精品波多野结衣| 99国产小视频| 蜜臀av性久久久久蜜臀aⅴ| 污污在线免费观看| 日日噜噜噜夜夜爽爽狠狠视频| 在线观看免费亚洲| 国产做国产爱免费视频| 亚洲视频在线观看免费视频| 久久国产乱子伦免费精品| 99久久久精品免费观看国产| 西西4444www大胆无码| 污视频在线免费| 我们离婚了第二季韩国综艺在线观看| 国内外一级毛片| 午夜老司机永久免费看片| 九九精品免视看国产成人| 99国产欧美久久久精品| 美女被免费网站91色| 最近中文字幕无吗免费高清|