頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 富士通半導體獲海思半導體策略ASIC合作伙伴榮譽 富士通半導體(上海)有限公司于日前宣布其獲得海思半導體策略ASIC合作伙伴榮譽。富士通的高速IP解決方案和ASIC設計服務,是海思授予其這一榮譽的關鍵所在。 發表于:2/1/2013 賽靈思推出多項20nm第一繼續保持領先一代優勢 All Programmable技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布下一代20nm All Programmable器件推出的三大里程碑事件。賽靈思20nm產品系列建立在其業經驗證的28nm突破性技術基礎之上,在系統性能、低功耗和可編程系統集成方面擁有著領先一代的優勢。其20nm產品系列不僅能滿足下一代各種各樣系統的廣泛需求,而且還可為ASIC與ASSP提供極具吸引力的可編程替代方案。 發表于:2/1/2013 基于FPGA的智能卡控制器的實現 嘗試在FPGA上實現對IC卡的控制,運用EDK中的IP開發工具生成一個智能卡控制器的IP核,用以實現對IC卡的硬件控制。 發表于:1/30/2013 基于FPGA與單片機的音頻頻譜分析系統設計 詳細介紹了一種基于FPGA與單片機的音頻頻譜分析系統的實現。整個系統由信號預處理電路、單片機最小系統和FPGA目標板模塊3部分組成。預處理電路負責聲音-電壓信號的轉換以及電壓信號的放大;單片機最小系統完成音頻信號的測頻、采集與存儲、LCD液晶屏的頻譜顯示以及相關的時序控制工作;FPGA部分對單片機ADC所采集的音頻信號進行快速傅里葉變換(FFT),然后將變換后的結果返回并在液晶屏上顯示。系統實現了對20 Hz~20 kHz音頻信號的采集與頻譜分析,該系統具有較好的實時性和準確性,頻譜刷新時間小于0.5 s,最大誤差約為10%。 發表于:1/29/2013 基于CPLD的VGA時序彩色信號的實現 采用可編程邏輯器件CPLD設計一個簡易VGA視頻信號產生模塊,經過軟硬件調試,最終在顯示器上顯示彩色方塊或線條等正確圖像。利用此原理,可以設計更多的彩色圖像,且可將采集的圖像進行實時顯示,將此作為信號源,應用于顯示器電路的開發或某些嵌入式系統中,進行視頻設備的調試與性能分析或系統中信號處理模塊的調試與性能分析等。 發表于:1/29/2013 基于OpenBus系統的FPGA嵌入式設計與實現 現場可編程門陣列FPGA(FieldProgrammableGateArray)是美國Xilinx公司于1984年首先開發的一種通用型用戶可編程器件。FPGA內部由可綰程邏輯單元陣列、布線資源和可編程的I/O單元陣列構成,包含豐富的邏輯門、寄 發表于:1/29/2013 JDSU在下一代光測試儀產品中選用了Altera Stratix V GT FPGA Altera公司(Nasdaq: ALTR)今天宣布,向JDSU發售Stratix® V GT FPGA,以支持其下一代光網絡測試儀(ONT)解決方案的量產。JDSU是通信行業光產品以及測試測量解決方案的領先供應商,在其ONT-600系列中采用了Altera的高端28 nm FPGA,以實現第一個面向CFP2 100G光傳送網(OTN)環境的測試解決方案。Stratix V GT FPGA是業界目前唯一集成了28.05 Gbps收發器的產品級單片FPGA,為客戶提供了優異的信號完整性,降低了設計復雜度。 發表于:1/29/2013 全世界規模最大的納米技術展nano tech 2013 納米技術執委會欣然呈現nano tech 2013即第12屆國際納米技術展覽暨研討會。會期定于1月30日至2月1日,地址在東京Big Sight(東京國際展覽中心)東區展廳4、5和6及會議大廈。 發表于:1/28/2013 嵌入式系統的未來:更智能的專業化軟硬件平臺 未來的嵌入式系統將需要數以百計的Gops實時計算和Gbps通信帶寬,以滿足多通道無線射頻、數據中心安全設備、嵌入式視覺、Nx100Gbps網絡等眾多不同產業應用需求。與此同時,這些組件也必須滿足嚴格的功耗要求,并盡可能降低成本。 發表于:1/25/2013 基于OFDM傳輸系統的數字功率放大器設計 以測井系統的井下惡劣環境為應用背景,通過過采樣技術、Sigma_Delta調制和PWM(脈寬調制)技術,實現了一種高穩定性的高性能數字D類放大器的設計。在Matlab軟件下對設計進行了仿真實現,為實際硬件設計提供了依據。通過放大后的信噪比達到78 dB,等效為13 bit的DAC性能,可用于基于OFDM的測井傳輸系統,并完成了低功耗、高穩定性的FPGA和模擬電路的實現。 發表于:1/23/2013 ?…241242243244245246247248249250…?