頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 歐盟資助SYNAPTIC項目研發先進的設計合成工具流 由歐盟第7框架計劃資助的企業學術聯盟宣布一項三年期項目圓滿結束,并發布了設計合成工具流以及相關的光刻友好單元庫和評估工具。 發表于:3/29/2013 基于USB3.0的GPP軟件無線電系統的硬件平臺設計 針對基于通用處理器(GPP)的軟件無線電(SDR)系統的基帶數據傳輸問題,提出了一種基于USB3.0接口的WCDMA軟件無線電系統的硬件平臺。基于WCDMA系統的要求,選擇了USB3.0控制器、FPGA和DDRII組成的硬件平臺,最終實現了WCDMA系統基帶數據的高吞吐率、低延時傳輸,并驗證了USB3.0技術在WCDMA系統中應用的可行性。實驗結果表明,在基于USB3.0的GPP軟件無線電系統中,USB3.0的接口速率能達到200 Mb/s,系統的回環延遲時間為0.7 ms左右,能夠滿足WCDMA系統的需求。 發表于:3/28/2013 Imagination公司與臺積公司強化技術合作關系 雙方合作關系邁入嶄新階段之際,Imagination公司將與臺積公司密切合作,結合Imagination公司領先業界的PowerVR Series6 GPU與臺積公司涵蓋16納米FinFET技術在內的最先進工藝,共同開發優化的參考設計流程與硅晶建置方案。 發表于:3/28/2013 意法半導體(ST)通過CMP提供先進MEMS制程試制樣片 意法半導體(STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)宣布即日起通過IC中介服務公司CMP(Circuits Multi Projets®)為研發組織提供意法半導體THELMA MEMS制程,大學、研究實驗室和設計企業可運用該制程試制樣片。意法半導體運用這項制程研制并銷售了數十億顆市場領先的加速度計和陀螺儀。現在意法半導體以試制和代工的形式向第三方提供這項制程,旨在于推動運動感應應用在消費電子、汽車電子、工業及醫療保健市場取得新的發展。 發表于:3/28/2013 基于NiosII和3G無線網絡的遠程數據傳輸系統 為了實現有線網絡難以覆蓋的遠程數據傳輸,設計了基于NiosII系統的遠程數據傳輸系統。系統中使用FPGA芯片的IP核構建NiosII控制系統和與3G模塊通信的UART接口,同時設計了數據傳輸控制程序和通信協議,實現了通過3G無線網絡的數據遠程傳輸。針對電力系統的遠程數據采集進行了測試,系統功能完善,運行可靠。 發表于:3/28/2013 基于MSP430和FPGA的三線串行接口測試儀的設計 通過研究三線串行接口的構成原理,設計了一種基于MSP430單片機和FPGA的三線串行接口測試儀。該測試儀利用MSP430單片機來控制三線傳輸功能,由FPGA產生三線傳輸時序,由相應的上位機軟件來測試數據通信。經測試,該測試儀具有使用方便、功能齊全、性能穩定等特點, 能夠較好應用于航天領域的三線串行接口通信測試中。 發表于:3/28/2013 基于CY7C68013A的FPGA配置和通信接口設計 為了同時實現計算機對FPGA進行在線配置和高速數據傳輸,提出了一種基于CY7C68013A芯片的USB2.0接口設計方案。介紹了以CY7C68013A芯片為核心的系統硬件電路設計和軟件編程,詳細分析了CY7C68013A固件程序設計方法。CY7C68013A芯片在配置FPGA時受芯片內部CPU控制,配置速度為6 Mb/s,而在數據傳輸時采用從屬FIFO模式以實現高速數據通信。該方案可以廣泛應用到軟件無線電項目開發中。 發表于:3/25/2013 萊迪思宣布推出針對微型系統的世界上最小的FPGA 萊迪思半導體公司(NASDAQ: LSCC)今日宣布推出iCE40 LP384 FPGA,超低密度FPGA擴展的iCE40系列的最小器件。能夠使設計人員快速地添加新的功能,使成本敏感、空間受限、低功耗的產品差異化,新的小尺寸FPGA對許多應用是理想的選擇,諸如便攜式醫療監護儀、智能手機、數碼相機、電子書閱讀器和緊湊的嵌入式系統。 發表于:3/25/2013 圖形處理中投影變換的硬件設計與驗證 描述了基于浮點處理單元的投影變換的硬件實現。以提高速度為設計目標,采用Verilog語言進行設計和實現,使用ISE進行邏輯綜合,并用SystemVerilog進行建模驗證。結果表明,本設計極大地提高了圖形處理的速度。 發表于:3/25/2013 導彈角速度編碼器組合測試系統信號源設計 基于計算機串行通信總線,在單片機的控制下使用一片FPGA芯片控制DDS模塊完成了信號源的設計,同時控制DDS芯片AD9959完成任意波形的產生以作為備用的信號源。基于QuartusII 7.2軟件環境和VHDL語言完成了軟件程序的設計。仿真和試驗表明,該信號源穩定性好,信號精度及分辨率高,頻率、相位、幅度可靈活調整,具有很好的通用性,能夠滿足角速度編碼器組合測試系統的性能指標和技術要求,具有很好的應用價值。 發表于:3/22/2013 ?…237238239240241242243244245246…?