頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA的心音信號采集 設計了基于FPGA的心音采集系統,該系統包括高性能的心音傳感器、預處理電路、A/D轉換電路和串口通信電路。傳感器將心音信號轉換成電信號,通過預處理電路的放大和濾波,再經過A/D轉換電路送到FPGA,FPGA把現場采集到的數據及時可靠地傳遞給PC。實驗結果表明,該系統能無創、快速、廉價地采集心音信號。 發表于:8/24/2012 基于USB接口的多功能ARINC429總線接口板設計 提出了一種基于USB接口的多功能ARINC429總線接口板設計方案。通過采用SoPC技術、USB協議芯片、基于VHDL的自定義429總線IP核設計以及基于SD卡的存儲設計,快速構建了系統硬件,在Nios II開發環境下采用C語言開發了系統核心軟件,實現了系統的總線通信和數據存儲多功能設計。應用結果表明,該系統具有良好的性能、便攜性和經濟效益。 發表于:8/24/2012 2D-DCT的FPGA實現 設計了采用FPGA來實現2D-DCT的方案,對于其中的關鍵部分——乘加運算,給出了基于查找表的分布式算法。整個設計節省了資源,提高了運算速度。仿真結果表明,經過2D-DCT變換后的數據與期望值總體上是一致的,這對于數字圖像和視頻壓縮的研究有一定的意義。 發表于:8/22/2012 基于FPGA的簡易可存儲示波器設計 本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡易數字示波器設計,能夠實現量程和采樣頻率的自動調整、數據緩存、顯示以及與計算機之間的數據傳輸。 發表于:8/22/2012 基于CPLD+LVPECL可調窄脈沖發生器的設計與實現 采用CPLD和具有速度極快的LVPECL門電路來實現脈寬可調的窄脈沖信號。利用CPLD提供的10 MHz激勵信號和對延時芯片進行寫延時控制字來產生所需脈寬。測試結果表明,該可調窄脈沖發生器能產生500 ps~20 ns范圍內的脈寬可調、幅度約為400 mV的脈沖信號。 發表于:8/21/2012 基于NoC的圖像采集系統設計 為了解決單核處理器系統的總線互連所帶來的互連延遲、存儲帶寬和功耗極限等性能提升的瓶頸問題,設計了基于NoC系統的實時圖像采集和處理系統。該系統采用FPGA實現圖像采集模塊、存儲、JPEG編解碼、資源節點、路由節點及VGA顯示等功能。實驗結果表明,在NoC系統上使用多核技術代替傳統的單處理器,在提高系統并行性方面顯示出了NoC的巨大優勢。 發表于:8/21/2012 Avnet Spartan-6 FPGA馬達控制開發方案(AES-FMC-MC1-G) Avnet公司的Spartan-6FPGA馬達控制FMC模塊是和XilinxSpartan-6LX75TFPGA基板一起使用的,具有低引腳數,能直接插入Avnet或Xilinx的FMC平臺,能驅動步進馬達,有刷DC馬達(BDC),無刷DC馬達(BLDC)和永磁同步馬達(PMSM),集成了TI公司的馬達驅動器和高精度檢測的Delta-SigmaADC,主要用于工業自動化,消費類電子,醫療診斷和機器人.本文介紹了馬達控制模塊主要特性,方框圖,電路圖和材料清單. 發表于:8/21/2012 軟PLC編程系統軟件的設計 采用面向對象和多線程技術設計,實現了軟PLC編程系統軟件在PC環境中進行梯形圖的繪制、編輯、存儲、加載、調試及仿真等功能。研究了梯形圖程序存儲與加載的實現方式和仿真模塊中線程的應用,提出了一種編碼規則表示控件,采用記事本格式存儲程序。軟件界面友好,用戶操作方便,提高了PLC編程效率,方便了PLC的離線調試。 發表于:8/20/2012 All Programmable技術加速中國創新,賽靈思榮膺 “2012年度All Programmable 技術及產品創新獎” All Programmable FPGA、SoC和3D IC的全球領先供應商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )參加了在成都舉辦的中國電子展西部論壇,并在《中國電子報》同期舉辦的“中國FPGA產業發展論壇”上,以2012年不可爭議的創新形象榮膺“2012年度All Programmable 技術及產品創新獎。” 該獎項的獲得, 極大地肯定了賽靈思在全球All programmable技術和產品上的一系列令人矚目的突破以及這些突破對行業的重要意義。論壇上,賽靈思公司亞太區銷售總監林世兆通過“賽靈思All Programmable帶來革命創新”主題演講,分享了賽靈思All Programmable時代的發展藍圖,以及All Programmable 將為中國及全球客戶帶來的巨大價值優勢。 對于此次賽靈思獲得《中國電子報》頒發的“2012年度All Programmable 技術及產品創新獎”,林世兆先生表示:“這一獎項肯定了賽靈思公司在All Programmable技術上的正確決策和多年來為All Programmable創新所做出的不懈努力,使我們在不斷前進的道 發表于:8/20/2012 獲取目標最佳極化算法的FPGA實現 根據帶門限的序列Jacobi方法,提出了一種實時獲取目標最佳極化的FPGA實現方法。該方法精簡了對待求矩陣最大非對角元素的搜索過程,并在FPGA中采用并行結構的運算模塊設計,優化了有限狀態機(FSM)的執行時序,從而避免了CORDIC算法繁瑣的迭代過程,減少了程序運行時間。FPGA實現結果表明,該方法的執行速度比CORDIC算法至少提高了21%,具有較高的實時性。 發表于:8/16/2012 ?…260261262263264265266267268269…?