《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 第二代串行RapidIO和低成本、低功耗的FPGA
第二代串行RapidIO和低成本、低功耗的FPGA
摘要: DSP和網絡處理單元(NPU)器件,加上支持第二代串行RapidIO(SRIO)的低成本、低功耗FPGA,可以為滿足這些挑戰提供一個理想的平臺。
關鍵詞: FPGA RapidIO DSP DDR3
Abstract:
Key words :

  隨著諸如無線、有線和醫療/圖像處理應用的帶寬需求不斷提高,設計師們必須依賴必要的工具集來獲得其所需的實時信號處理功能。在無線領域,例如現有的3G 網絡覆蓋,如HSPA+和EV-DO(即3G+)以及現在新興的4G部署,主要的關注焦點在于數據吞吐量和回傳的要求。它們要能夠支持迅速增長的用戶群,以及使用這些技術實現的無數視頻和數據應用。因此就需要高速處理能力,以及同樣重要的高度可靠、高吞吐量和低延遲的接口協議,來支持這些應用中所必需的各種DSP(DSP farm)、協同處理和橋接應用的需要。并且與大多數系統相同,成本和功耗也同樣非常重要。DSP和網絡處理單元(NPU)器件,加上支持第二代串行RapidIO(SRIO)的低成本、低功耗FPGA,可以為滿足這些挑戰提供一個理想的平臺。

  第二代SRIO

  RapidIO規范是為各種終端定義的一種基于分組的技術,它最初是用于連接其他終端的數據包和交換的處理。如圖1所示,該協議棧是一個三層協議規范,分為物理層協議、數據包傳輸(路由)層協議,以及邏輯層中的多種傳輸類型。

RapidIO協議棧

圖1 RapidIO協議棧

  總體來看,第二代規范主要增加了對5/6Gb/s串行數據速率(SERDES)和用于高速串行通道的2x線路配置(與之前v1.3版本規范中僅支持1x/4x相比)的支持。正如前文所述,重點是在不犧牲設計的成本或功耗預算的情況下,提高性能,因此本文的重點在于介紹第二代規范的2x功能。這是一個關鍵的增強功能,因為在許多情況下,系統需要比一條3.125Gb/s線路提供更大的吞吐量,但是使用4x 線路配置又顯得多余了。這就是現在2x SERDES 線路配置可以提供的一個有效解決方案,讓設計人員選擇仍然使用一個低成本、低功耗的FPGA解決方案,例如Lattice ECP3,并且還能支持大多數的應用高達4x的線路配置,速率高達3.125Gb/s。

  FPGA的可編程性和靈活性在邏輯層發揮了很大的作用,可以實現多種通信技術。如圖1所示,有4種數據傳輸協議。它們是直接I/O訪問、消息傳遞、GSM和數據流。邏輯層可以進行定制,這取決于系統架構/要求,以確定SRIO終端如何進行數據交換。圖1顯示了RapidIO規范表示的協議棧。

  圖2顯示了如何使用低成本的可編程平臺來實現協議棧。物理層和傳輸層使用標準的軟IP核實現,但邏輯層還剩下許多可供用戶定制的特性,以滿足特定的設計要求。

圖2 FPGA實現示例

  低成本、低功耗擁有SRIO功能的FPGA的作用和優勢

  如上所述,許多處理都由于DSP和NPU而失敗,而通常情況下,它們兩者的分工不同。DSP應用,盡管也進行密集型處理,但往往需要更多的中斷驅動(如門鈴),因為它們是在處理陣列中實現的,或者要接口到一個SRIO開關或終端——可能甚至要提供從SRIO到另一個基于SERDES的協議,如GbE或PCIe的橋接機制。而NPU更多地扮演了一個警察的角色來進行數據處理,主要負責通信量和隊列處理。如圖3中的示例所示,說明了低成本、低功耗FPGA可以如何協助實現一個成功且有效的系統解決方案。

FPGA應用示例

圖3 FPGA應用示例

  FPGA因其固有的靈活性和快速的產品上市時間的優勢,超越了ASIC而長期受到市場歡迎,但是最近,這些優勢只能通過使用高級的高端器件才能實現,這就提高了成本和功耗預算。之前,低成本、低功耗FPGA僅限于“接口邏輯”和“錯誤修正”應用。然而,隨著FPGA的價值定位大大地擴展,現在已不再是如此。為了支持處理需求,保持嚴格的成本和功耗預算,FPGA的架構已經經歷了發展變化,顯著地提高了性能、特性和邏輯密度,并且以比傳統FPGA更低的功耗和價格來實現。增強的功能,如集成的SERDES、高速嵌入式DSP塊、DDR3存儲器支持和嵌入式存儲器功能,已成為處理設計中的關鍵組成部分。系統工程師和設計工程師現在能夠利用這些可編程平臺實現復雜的信號路徑應用,支持RRH和基帶處理功能,以及有線和圖像處理應用,并且與傳統、高端的帶有SERDES功能的FPGA產品相比,具有更低的功耗和成本。

  小結

  系統設計人員將繼續面臨設計更高性能系統并同時保持較低的系統構建和運營成本的壓力。而這種壓力還將繼續延續下去。

  過去,FPGA在系統設計中發揮了重要作用,但現在還需要新的性能,同時需要降低整個系統的構建和運營成本。功能豐富、低成本的FPGA實現了快速的產品上市時間與較短的投資回報周期,并且擁有能夠適應不斷發展的標準的靈活性和性能。系統/設計工程師現在還擁有了一個令人興奮的、改進的工具集來解決不斷演進的信號處理市場的挑戰。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 99久久国产宗和精品1上映| 亚洲一级在线观看| 艺校水嫩漂亮得2美女| 国产精品视频一区二区三区不卡 | 亚州人成网在线播放| 爱情岛论坛免费视频| 国产乱人伦Av在线无码| 第一福利官方导航大全| 天天影视综合色| 中文字幕日本最新乱码视频| 极品丝袜乱系列集合大全目录| 亚洲综合激情另类小说区| 老师的被到爽羞羞漫画| 国产成人午夜高潮毛片| 538精品视频在线观看mp4| 女人被男人狂躁免费视频| 中文精品无码中文字幕无码专区| 有人有看片的资源吗www在线观看 有坂深雪初尝黑人在线观看 | 国产成品精品午夜视频| 91老湿机福利免费体验| 岳一夜要我六次| 久久久久夜夜夜精品国产| 果冻传媒国产电影免费看| 亚洲第一网站男人都懂| 精品久久久无码中文字幕天天| 国产亚洲午夜高清国产拍精品| 天天成人综合网| 国产综合欧美日韩视频一区| www亚洲成人| 扒开双腿疯狂进出爽爽爽动态图 | 欧美色图亚洲天堂| 免费视频爱爱太爽了| 色狠狠久久av五月综合| 国产成人精品久久亚洲高清不卡| 8天堂资源在线| 女人笫一次一级毛片| 中国少妇无码专区| 日本人内谢69xxxx| 九九久久99综合一区二区| 欧美国产精品不卡在线观看| 亚洲精品乱码久久久久久蜜桃图片|