《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > SFI-4接口的數據處理
SFI-4接口的數據處理
摘要: SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。
Abstract:
Key words :

  SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。

 

(1)收端的RXI/F模塊   

來自I/O引腳的接收端數據一方面在FPGA I/0內部通過ISERDES進行串并轉換,然后把數據速率降低1/4供內部處理;另一方面用移相狀態機在IODELAY模塊上進行移相,多達64級,每級大約15 ps,直到采樣時鐘的上升沿對準數據有效窗口的中心位置。RXIF模塊處理后的效果如圖1所示。只做位對齊的前提是要求在分配I/O引腳時給SFI-4接口同方向的信號盡可能靠近,數據總線間Skew盡可能小,并且PCB布線要等長。

  圖1 RXI/F模塊處理后的效果   

(2) 收端的RX FIFO模塊   

使用此FIFO的目的是一方面把ISERDES輸出的共64位數據寫入FIFO;另一方面用用戶時鐘讀出FIFO數據給后端的用戶邏輯使用,最終達到隔離區域時鐘和用戶時鐘的目的。FIFO的位置如圖2所示。

  圖2 FIFO的位置   

(3)發送端的TXI/F模塊   

發送端的處理是內部己經處理好的數據經過FPGA I/O內部的OSERDES進行并串轉換輸出,如圖3所示的OSERDES部分。

  圖3 OSERDES部分   

(4) 發送端的TX FIFO模塊   

使用此FIFO的目與RX FIFO功能類似,區別在于讀出∏FO的數據通過OSERDES進行并轉串輸出。

 

  

 

 

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 欧美视频日韩视频| 国产精品国色综合久久| 日韩精品亚洲一级在线观看| 欧美日韩国产高清一区二区三区| 欧美精品久久天天躁| 欧美成成人免费| 欧美aaaaa| 尤物视频193.com| 国产欧美一区二区| 国产商场真空露出在线观看| 内射中出日韩无国产剧情| 免费va人成视频网站全| 亚洲AV无码成人专区| youjizz国产| 99色视频在线观看| 韩国一级做a爱性色毛片| 波多野结衣新婚被邻居| 欧美日韩国产精品自在自线| 无码精品尤物一区二区三区| 国产精品线在线精品| 卡一卡二卡三免费专区2| 九九视频在线观看视频23| 久久99精品久久久久麻豆| 2021年最热新版天堂资源中文| www.尤物视频| 男人进的越深越爽动态图| 欧美极品另类高清videos| 成年女人a毛片免费视频| 天天做天天爱夜夜想毛片| 国产精品女上位在线观看| 国产在线精品一区二区夜色| 亚洲成aⅴ人在线观看| 久久精品久久久久观看99水蜜桃| 久久精品人人爽人人爽快| ww在线观视频免费观看| 99久久国产宗和精品1上映| 5g影院天天爽天天| 久久综合九色综合97伊人麻豆| 饭冈佳奈子gif福利动态图| 色多多www视频在线观看免费| 欧美激情校园春色|