《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > 高通/CEVA/ARM競相發力基帶芯片

高通/CEVA/ARM競相發力基帶芯片

2016-04-13

  隨著LTEAdvanced與LTEAdvancedPro等LTE技術進步,為業界制造了一場騷動——引發一連串讓下一代基頻設計變得比以往任何一代智慧型手機數據機(modem)晶片更加復雜的新需求。

  全球主要的電信晶片供應商高通(Qualcomm)、DSP核心供應商CEVA以及處理器核心業者ARM,均競相迎接這一挑戰。三家公司均已開發出新的處理器架構,并搶先在今年的世界行動通訊大會(MWC)之前發布。高通宣布SnapdragonX16、CEVA發表CEVA-X4,ARM則暢談其新款Cortex-R8。

  高通新款數據機晶片在其HexagonDSP核心中執行密集的LTE協定和語音編解碼器(codec),同時還采用ARMCortex執行Linux作業系統(OS)、IMS和IP堆疊。

  挑戰何在?

  那么,這些新的基頻數據機有何不同之處?

  與該技術有關的議題包括:增加載波聚合(CA)、將多重無線存取技術(Multi-RAT)整并于單一數據機、切換不同數據機時的低延遲作業、同步處理雙基地臺以及伴隨VoLTE高品質語音通話服務而來的復雜度等。根據CEVA,新的基頻據機必須能夠處理上述所有或更多的問題。

  TheLinleyGroup資深分析師MikeDemler呼吁為現有的數據機晶片架構進行“全面體檢”,“才能滿足LTEAdvanced(LTE-A)與LTE-APro標準日益嚴格的性能和功耗限制。”

  因此,存在于高通、CEVA和ARM三方之間的競賽,開始轉變成為針對處理器、硬體加速與DSP的全新戰場。

  供應商們正積極討論在Layer1實體(PHY)控制器、Layer2和layer3處理之間增加的LTE基頻工作負載應該如何進行最佳化處理;以及應該采用先進的DSP核心、強化的處理器核心或是二者兼用的組合?

  各據不同勢力范圍的每一家供應商顯然有著不同的想法。

  高通發表先進的LTE數據機SnapdragonX16,用于支援LTE-AProCategory16高達1Gbps傳輸速率的下行鏈路以及實現Category13高達150Mbps的上傳速度。

  為了不讓高通專美于前,CEVA和ARM也發布自家最新設計的核心——分別是CEVA-X4與ARMCortex-R8,他們表示最新的架構已經準備好迎接LTE-APro數據機的挑戰了。不過,目前還沒有任何一款商用基頻晶片采用任一家IP供應商的處理器核心。

  因應LTE-APro數據機晶片日益增加的處理需求,兩家IP核心供應商顯然采取了全然不同的發展重點。例如,CEVA以CEVA-X4更新其L1PHY控制器。相反地,ARM則透過其最新設計的四核心Cortex-R8,專注于滿足針對Layer2與L3軟體處理持續增加的需求。

  Demler明確指出,Cortex-R8和CEVA-X4是兩種完全不同的核心。CEVA-X4用于PHY層控制,而ARMCortex-R則否。他強調,“X4和R8可能在一款數據機應用中共存,讓X4處理實體層,而Cortex-R則處理更高層級的控制功能。”

  遭遇瓶頸

  CEVA行銷與企業發展副總裁EranBriman指出,在詳細研究最新先進基頻數據機的需求后,“我們發現PHY控制器在下一代基頻中的瓶頸。”

  藉由為基頻應用重新定義處理控制和資料平面的性能和能效,CEVA開發出全新的CEVA-XDSP架構。

  CEVA-X4是來自CEVA-X架構的首款授權核心。雖然DSP一直是CEVA的強項,但Demler認為,CEVA-X4更像是“一款具有DSP功能的控制器。”

  CEVA無線業務部業務開發總監EmmanuelGresset解釋,在CEVA-X4中增加的CEVA先進DSP功能結合了控制層處理,以及“協同處理器和硬體加速的支援。”

  他認為CEVA-X4是一種“全新的處理器類型,它能在DSP與控制之間實現真正的平衡。”

  Gresset還指出,CEVA-X4的CoreMark/MHz基準達到了4.0。CoreMark是專為嵌入式系統衡量CPU性能的基準。Gresset說,這對于CEVA來說是非常重要的,因為CEVA-X4目前可說是“與ARMCortex-R7/R8不相上下。”

  捍衛L2/L3處理領域

  ARM一直是智慧型手機市場中首屈一指的CPU核心供應商。

  ARM先進技術行銷總監ChrisTurner解釋,“ARMCortex-R7目前部署于大量3G/4G智慧型手機數據機中,Cortex-R4和Cortex-R5也用于ARM合作夥伴的數據機產品中。”

  藉著Cortex-R8的推出,ARM計劃滿足對于協議軟體處理以及LTE-APro與第一代5G日益增加的需求。他并補充說,“我們期望看到新的基頻設計提升到采用Cortex-R8。”

  值得注意的是,Cortex-R是為硬即時應用而最佳化的,Turner因此稱Cortex-R8是“專為5G性能打造的唯一即時處理器。”

  不過,奇怪的是,高通顯然并未在其新款SnapdragonX16數據機中采用ARM核心,反而改為部署自家的DSP來處理LTE-APro的工作負載。

  ARMCortex-R8和R7的最主要區別在于R8支援多達4顆超純量亂序執行的核心。此外,ARM表示,R8還配備“高達每核心2MB緊密耦合記憶體”的更大容量。

  針對數據機晶片的其他部份,Turner坦承“實體層是十分復雜的工程,包括類比轉換、DSP進行調變與解調、Turbo編碼、錯誤檢查與加速加密,以及標頭壓縮等。”

  那么ARMCortex-R系列核心如何與其連接?Turner說,“的確,有些技術可以從專業的IP供應商授權取得,但他們通常還得進行修改或配置,才能用于一家公司專有的數據機架構。”

  他補充說,“我們在這些設計中看到ARMCortex-R系列處理器出現在軟體接觸實體層(Layer-1)硬體之處,并根據不同的標準,為管理與排程連接的所有軟體提供Layer-2與Layer-3處理。”

  此外,他表示,ARM的處理器還可執行Layer-1控制軟體,配置與管理連接至Layer-1硬體(包括DSP與本地化控制邏輯)的介面。

  是否重疊?

  然而,CEVA看這一競爭格局的觀點略有不同。Gresset指出,ARM的Cortex-R7或R8在這方面的應用,“缺少了DSP和系統控制。”他解釋說,這使得ARM難以擴展Cortex-R在處理PHY控制器的角色。

  Gresset還補充說,“相較于CEVA-X4采用VLIW/SIMD核心,ARM的R7/R8由于采用超純量亂序架構,使得晶片尺寸較大,每核心也消耗更多功耗。”。

  因此,Gresset強調,CEVA雖然藉由增加更多硬體加速來捍衛其于Layer1PHY控制器的地盤,同時也希望創造一個可提升至Layer-2與Layer-3處理的開始,盡管這一向是ARM占主導的領域。他將強大的DSP處理(高達16GOP)、高效的控制器性能以及先進的系統控制稱為“CEVA-X新架構的三大支柱”。

  另一方面,ARM則認為,Cortex-R8的關鍵優勢在于其“在4個一致的核心與介面擴展數據機軟體”的能力。其目標在于為密集的即時軟體工作負載“實現平行化,以及滿足LTE-A與LTE-Apro所需的性能與時機”。


本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 极品美女一级毛片| 亚洲精品无码久久久久去Q| 免费无码又爽又刺激毛片| 亚洲精品视频免费| 亚洲午夜一区二区电影院| 久久九色综合九色99伊人| 一本一本久久a久久精品综合麻豆| 97成人在线视频| 黑人xxxx日本| 精品视频无码一区二区三区| 波多野结衣69| 日韩a在线观看| 天天躁日日躁成人字幕aⅴ| 国产精品亚洲аv无码播放| 啊灬啊灬啊灬快灬性| 亚洲日本天堂在线| 中文字幕日本电影| 3d动漫精品啪啪一区二区免费| 豪妇荡乳1一5白玉兰免费下载 | 777爽死你无码免费看一二区| 高龄五十路中出| 狠狠色狠狠色综合伊人| 日韩激情无码免费毛片| 女朋友韩国电影免费完整版| 国产成年无码久久久久毛片| 再深点灬舒服灬太大了np视频| 亚洲va成无码人在线观看天堂| 三上悠亚在线网站| 五月天丁香久久| 男人桶女人j的视频在线观看| 日韩精品一区二区三区国语自制| 好男人视频在线观看免费看片 | 一个色中文字幕| 成人黄色免费网址| 波多野结衣一区二区三区高清av| 日本三级特黄在线观看| 国产美女精品一区二区三区| 午夜视频在线看| 九九精品视频在线播放8| 中文字幕亚洲综合久久| 最新浮力影院地址第一页|