《電子技術(shù)應用》
您所在的位置:首頁 > 其他 > 設計應用 > 高速大容量DDR微系統(tǒng)過孔串擾研究
高速大容量DDR微系統(tǒng)過孔串擾研究
2021年電子技術(shù)應用第11期
張景輝,曾燕萍,王夢雅,周倩蓉,閆傳榮
中國電子科技集團公司第五十八研究所,江蘇 無錫214072
摘要: 隨著高速數(shù)字微系統(tǒng)中DDR總線信號傳輸速率與系統(tǒng)集成度的不斷提高,過孔串擾問題成為影響系統(tǒng)信號完整性的不可忽視的因素之一。基于電磁耦合理論,通過建模仿真方法量化分析了過孔串擾的主要影響因素以及串擾噪聲對信號質(zhì)量的影響,在此基礎(chǔ)上提出了過孔設計的主要原則以及減小串擾噪聲的優(yōu)化設計方法;介紹了一種正反面腔體結(jié)構(gòu)系統(tǒng)級封裝的信號處理微系統(tǒng)基板,結(jié)合JEDEC標準對DDR3總線進行了仿真分析與評估,通過以上方法優(yōu)化過孔串擾大大改善了DDR總線的信號完整性,驗證了該方法的正確性與有效性。
中圖分類號: TN405.97
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.211356
中文引用格式: 張景輝,曾燕萍,王夢雅,等. 高速大容量DDR微系統(tǒng)過孔串擾研究[J].電子技術(shù)應用,2021,47(11):100-104.
英文引用格式: Zhang Jinghui,Zeng Yanping,Wang Mengya,et al. Research on via crosstalk in high speed and large capacity DDR microsystems[J]. Application of Electronic Technique,2021,47(11):100-104.
Research on via crosstalk in high speed and large capacity DDR microsystems
Zhang Jinghui,Zeng Yanping,Wang Mengya,Zhou Qianrong,Yan Chuanrong
China Electronics Technology Group Corporation No.58 Research Institute,Wuxi 214072,China
Abstract: With the rapid increase of signal transmission rate and integration in high speed and large capacity digital microsystems, the influence of via crosstalk on signal integrity is becoming more and more prominent. Based on electromagnetic coupling theory, factors on via crosstalk and the influence of crosstalk noise on signal integrity are simulated and analyzed quantitatively by establishing simulation models. And some principles of via design and measures to decrease crosstalk noise are proposed. DDR3 bus in a microsystem in SiP(System in Package) technology, in which DDR units are mounted on both faces, is simulated and analyzed based on JEDEC DDR3 standard. Signal integrity of DDR bus is improved distinctly by reducing via crosstalk in a proper and effective measure proposed in this paper.
Key words : via crosstalk;microsystem;DDR;signal integrity

0 引言

    采用并行傳輸技術(shù)的雙倍速率同步動態(tài)隨機存儲器(Double Data Rate Synchronous Dynamic Random Access Memory,DDR SDRAM)是現(xiàn)代高速數(shù)字系統(tǒng)的主流應用,主控芯片與DDR存儲器之間互聯(lián)結(jié)構(gòu)的信號完整性是保證整個系統(tǒng)運行的關(guān)鍵。DDR拓撲的走線方式、阻抗匹配、端接方式、傳輸線的反射與串擾等問題是決定DDRx并行總線信號完整性的關(guān)鍵因素,也是系統(tǒng)設計研究的重點[1-3]

    隨著現(xiàn)代數(shù)字系統(tǒng)數(shù)據(jù)傳輸速率越來越高,系統(tǒng)布線越來越密集,信號之間的串擾問題越來越突出[1]。對于信號串擾的研究主要集中在連接器、芯片封裝與近間距的平行走線之間,過孔間的串擾問題是容易被忽略的因素。然而,對于采用系統(tǒng)級封裝(System in Package,SiP)[4-5]的高速大容量DDR微系統(tǒng)來說,系統(tǒng)集成度進一步提高,高速多層過孔普遍存在,造成過孔Z方向長度遠大于水平方向的間距,過孔串擾成為不可忽視的問題。




本文詳細內(nèi)容請下載:http://www.xxav2194.com/resource/share/2000003836




作者信息:

張景輝,曾燕萍,王夢雅,周倩蓉,閆傳榮

(中國電子科技集團公司第五十八研究所,江蘇 無錫214072)





wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 黄色永久免费网站| 一个男的操一个女的| 男人和女人在床做黄的网站| 国产对白真实伦视频在线| babes性欧美高清| 日本欧美视频在线观看| 亚洲欧洲美洲无码精品VA| 美国式禁忌交换伴侣| 国产日韩成人内射视频| 99在线观看视频| 成人毛片18岁女人毛片免费看| 亚洲中文字幕日产乱码高清app| 男女生差差差很痛的app| 国产又粗又猛又黄又爽无遮挡| 8x国产在线观看| 小小的日本电影在线观看免费版 | 熟妇人妻一区二区三区四区| 国产乱码1卡二卡3卡四卡| 永久看日本大片免费35分钟| 天天综合网天天综合色| 中文字幕网资源站永久资源| 最近2018中文字幕2019国语视频 | 精品久久久久久无码中文字幕| 国产免费av片在线观看播放| 色狠狠一区二区三区香蕉蜜桃| 夜夜爽一区二区三区精品| 两个人看的WWW在线观看| 日本午夜精品一本在线观看| 亚洲av无码精品色午夜果冻不卡| 波多野结衣免费一区视频| 午夜欧美精品久久久久久久| 试看120秒做受小视频免费| 国产特黄特色a级在线视| 97免费人妻在线视频| 好男人社区神马www在线影视 | 国产真实伦正在播放| 91香蕉视频污污| 天天干天天做天天操| 中国熟女仑乱hd| 日日碰狠狠添天天爽超碰97| 久久精品国产精品亚洲蜜月|