《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 人工智能 > 設(shè)計應(yīng)用 > 從RTL到GDS的功耗優(yōu)化全流程
從RTL到GDS的功耗優(yōu)化全流程
2022年電子技術(shù)應(yīng)用第8期
顧東華1,曾智勇1,余金金1,黃徐輝1,朱嘉駿2,何湘君2,陳澤發(fā)2
1.燧原科技上海有限公司,上海200000;2.上??请娮涌萍加邢薰荆虾?00000
摘要: 功耗作為大型SoC芯片的性能功耗面積(PPA)三要素之一,已經(jīng)變得越來越重要。尤其是當(dāng)主流設(shè)計平臺已經(jīng)發(fā)展到了7 nm以下。AI芯片一般會有多個核心并行執(zhí)行高性能計算任務(wù)。這種行為會產(chǎn)生巨大的功耗。因此在AI芯片的設(shè)計過程中,功耗優(yōu)化變得尤為重要。利用一個典型的功耗用例波形或者一組波形,可以從RTL進(jìn)來開始功耗優(yōu)化。基本的方式是借助Joules-replay實現(xiàn)基于RTL波形產(chǎn)生相對應(yīng)的網(wǎng)表波形。在Genus的syn-gen、syn-map、syn-opt三個綜合階段,都可以加入Joules-replay,并且產(chǎn)生和綜合網(wǎng)表相對應(yīng)的波形,用于Innovus PR階段進(jìn)一步地進(jìn)行功耗優(yōu)化。在Innovus中實現(xiàn)Place和Routing也分為3個階段:place_opt、cts_opt和route_opt。同樣每一步都可以引入Joules-replay來生成功耗優(yōu)化所需的網(wǎng)表波形。最終在Tempus timing signoff的環(huán)境中,再次引入波形進(jìn)行功耗優(yōu)化?;谏厦娴囊幌盗懈鱾€節(jié)點的精確功耗優(yōu)化該設(shè)計可以獲得10%以上的功耗節(jié)省。此時再結(jié)合multi-bit技術(shù),最終可以獲得21%的功耗節(jié)省。
中圖分類號: TN402
文獻(xiàn)標(biāo)識碼: A
DOI:10.16157/j.issn.0258-7998.229807
中文引用格式: 顧東華,曾智勇,余金金,等. 從RTL到GDS的功耗優(yōu)化全流程[J].電子技術(shù)應(yīng)用,2022,48(8):65-69.
英文引用格式: Gu Donghua,Zeng Zhiyong,Yu Jinjin,et al. Fully power optimization flow from RTL to GDS[J]. Application of Electronic Technique,2022,48(8):65-69.
Fully power optimization flow from RTL to GDS
Gu Donghua1,Zeng Zhiyong1,Yu Jinjin1,Huang Xuhui1,Zhu Jiajun2,He Xiangjun2,Chen Zefa2
1.Enflame Technology,Shanghai 200000,China;2.Cadence Design System,Inc.,Shanghai 200000,China
Abstract: Power as one part of PPA(Performance, Power and Area) becomes more and more important in large SoC chips, especially under 7 nm technology. AI chips schedule multi-cores in parallel for specific application scenario, which lead to very large power consumption. Power optimization for each core is highest priority for an AI chip design. With a typical power scenario or multi-scenario grouped together, we can do power optimization from RTL synthesis to GDS. The basic flow is using Joules-replay to convert RTL activity file(time-based formats-VCD/FSDB/SHM/PHY) to gate level activity file. Synthesis with Genus has 3 steps: syn-gen, syn-map and syn-opt, Joules-replay is added after each step, and the replayed activity file will be used in power optimization in next step, which increase power estimation accuracy. Innovus place and route also has 3 main steps: place-opt, CTS-opt and route-opt, same flow with Joules-replay can be involved after each step, and it generates stimulus activity for next step. At final timing signoff stage, we use post-sim activity for power opt in Tempus. With this full flow power optimization flow, we can achieve more than 10% power reduction, combined with MBFF(Multi-Bit Flip-Flop) optimization, we can get 21% power reduction finally.
Key words : power optimization;AI chip design;SoC physical design;Joules-replay;Genus;Innovus

0 引言

    芯片設(shè)計一直在追求最好的PPA,在28 nm之前的技術(shù)節(jié)點上,很多時候更多地優(yōu)先考慮性能和面積。隨著技術(shù)節(jié)點向7 nm進(jìn)化,標(biāo)準(zhǔn)單元的密度不斷提升,隨之而來的功耗密度也越來越大。因此作為PPA之一的功耗在設(shè)計中變得尤為重要。設(shè)計芯片需要在流程的各個節(jié)點盡量對功耗進(jìn)行精確評估并進(jìn)行優(yōu)化,否則最終芯片的性能很可能由于功耗過大而無法充分發(fā)揮。




本文詳細(xì)內(nèi)容請下載:http://www.xxav2194.com/resource/share/2000004653。




作者信息:

顧東華1,曾智勇1,余金金1,黃徐輝1,朱嘉駿2,何湘君2,陳澤發(fā)2

(1.燧原科技上海有限公司,上海200000;2.上??请娮涌萍加邢薰?,上海200000)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 欧美成视频无需播放器| 一二三四在线视频社区8| 波多野结衣电影一区二区| 国产亚洲精品仙踪林在线播放| 99久久99久久精品国产片果冻| 无毒不卡在线观看| 亚洲乱码一区二区三区在线观看| 看成年女人免费午夜视频| 国产午夜无码视频免费网站| 666永久视频在线| 官场猎艳警花美乳美妇| 久久精品九九亚洲精品| 欧美激情一区二区三区中文字幕| 十七岁免费完整版bd| 韩国三级电影网址| 国产精品区免费视频| a在线视频免费观看| 成人理论电影在线观看| 久久精品无码一区二区三区| 欧美日韩国产精品| 免费国产精品视频| 色吧首页dvd| 国产成人精品亚洲2020| 24小时日本韩国高清免费| 女人笫一次一级毛片| 丰满少妇被猛男猛烈进入久久| 欧美影片一区二区三区| 免费动漫人物扑克软件网站| 色婷婷久久综合中文久久一本`| 国产日韩精品欧美一区| 67pao强力打造67194在线午夜亚洲| 女女互揉吃奶揉到高潮视频| 中文字幕日韩高清版毛片| 日韩欧美aⅴ综合网站发布| 亚洲区小说区图片区qvod| 激情内射亚洲一区二区三区| 北条麻妃久久99精品| 色偷偷88888欧美精品久久久| 国产在线a不卡免费视频| 天天拍天天干天天操| 国产精品香蕉成人网在线观看|