《電子技術應用》
您所在的位置:首頁 > 電子元件 > 設計應用 > 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
2023年電子技術應用第8期
張成,趙佳,李晴
(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)
摘要: 隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。2D Flip-Chip、2.5D、3D等異構集成的先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS檢查。采用Cadence Integrity 3D-IC平臺工具,針對不同類型的先進封裝,進行了系統級LVS檢查驗證,充分驗證了該工具的有效性和實用性,保證了異構集成封裝系統解決方案的可靠性。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.239802
中文引用格式: 張成,趙佳,李晴. 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查[J]. 電子技術應用,2023,49(8):47-52.
英文引用格式: Zhang Cheng,Zhao Jia,Li Qing. System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC[J]. Application of Electronic Technique,2023,49(8):47-52.
System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC
Zhang Cheng,Zhao Jia,Li Qing
(Globalfoundries China (Shanghai) Co., Limited, Shanghai 201204, China)
Abstract: With the development of silicon process size to the level of single nano, it has been more and more difficult to continue Moore's law. Advanced packaging solutions with heterogeneous integration, such as 2D Flip-Chip, 2.5D and 3D, will continue to meet market requirements for miniaturization, high performance and low cost, thus become the main direction of continuing Moore's Law. But it also presents new challenges, especially for system-level LVS checking. In this paper, Cadence Integrity 3D-IC tool was used to perform system-level LVS checking for different types of advanced packaging, which fully verified the effectiveness and practicability of the tool and ensured the reliability of heterogeneous integration packaging system solutions.
Key words : heterogeneous integration;advanced packaging;system-level LVS;integrity 3D-IC

0 引言

電子產品一直以來追求的尺寸更小,成本和功耗更低的趨勢,在過去受益于硅工藝的快速升級更新,得到了持續的發展。但近年來,隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。單一的納米工藝在綜合考慮成本、良率、功耗等因素后,將不再具有競爭優勢。2D Flip-Chip、2.5D、3D等具有異構集成先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS(Layout Versus Schematics)檢查。由于異構集成封裝結構復雜、規模龐大,任何一個環節的失誤都會產生巨大的影響,因此急需一個完整的解決方案,可以對各類異構集成封裝進行有效的系統級檢查。本文嘗試采用Cadence公司的Integrity 3D-IC平臺,針對主流的異構集成封裝進行LVS檢查驗證。



本文詳細內容請下載:http://www.xxav2194.com/resource/share/2000005479




作者信息:

張成,趙佳,李晴

(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)

微信圖片_20210517164139.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 国产69精品久久久久777| 天堂中文字幕在线| 亚洲国产成人资源在线软件| 一边摸一边叫床一边爽| 窝窝女人体国产午夜视频| 国产码欧美日韩高清综合一区| а√天堂中文资源| 日韩一区二区三区电影| 又爽又黄又无遮挡的视频 | 999国产精品| 扒开双腿疯狂进出爽爽爽动态图 | 黄色毛片一级片| 成人综合婷婷国产精品久久蜜臀| 亚洲国产精品一区二区久久| 精品不卡一区二区| 国产三级在线视频播放线| av免费不卡国产观看| 日本免费一区二区三区最新| 亚洲国产另类久久久精品黑人 | 一本色道久久88—综合亚洲精品| 日韩一区二区三区电影| 亚洲乱码精品久久久久..| 波多野结衣在线中文| 午夜三级A三级三点在线观看| 韩国免费A级作爱片无码| 国产精品久久久久久久久99热| 99爱在线精品视频网站| 成人免费网站视频| 久久人人爽人人爽人人片AV超碰| 欧美呜巴又大粗又长| 亚洲色偷偷av男人的天堂| 精品无码一区二区三区爱欲| 国产亚洲视频在线观看| 激情综合网五月| 强行扒开双腿猛烈进入| 久久国产视频网| 欧美aaaaa| 亚洲日韩精品无码AV海量| 狠狠色综合网久久久久久| 午夜三级国产精品理论三级| 色综合久久久无码中文字幕波多|