《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 嵌入式技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于AXI總線復(fù)用的DMA數(shù)據(jù)傳輸結(jié)構(gòu)設(shè)計(jì)
基于AXI總線復(fù)用的DMA數(shù)據(jù)傳輸結(jié)構(gòu)設(shè)計(jì)
2023年電子技術(shù)應(yīng)用第8期
阮翔,任濤,毛佳佳,張虎
(中國(guó)電子科技集團(tuán)公司第52研究所,浙江 杭州 311100)
摘要: 常規(guī)多通道DMA數(shù)據(jù)傳輸結(jié)構(gòu)應(yīng)用在多傳感器接入式人工智能平臺(tái)時(shí),隨著傳感器類型和數(shù)量的增加,在通道協(xié)議轉(zhuǎn)換、AXI總線擴(kuò)展過(guò)程中會(huì)消耗大量的FPGA邏輯和存儲(chǔ)資源,容易產(chǎn)生邏輯擁塞,增加工具布線難度。與此同時(shí),封閉式的AXI系統(tǒng)缺乏對(duì)通道差異控制的靈活性,難以適應(yīng)人工智能平臺(tái)多模式數(shù)據(jù)傳輸需求。因此,設(shè)計(jì)了一種AXI總線復(fù)用方式的DMA數(shù)據(jù)傳輸結(jié)構(gòu),該設(shè)計(jì)可以極大地縮減AXI總線數(shù)量,降低FPGA資源消耗和工具布線用時(shí),方便地引入附加邏輯實(shí)現(xiàn)多模式DMA數(shù)據(jù)傳輸,為人工智能平臺(tái)提供靈活高效的多源數(shù)據(jù)獲取機(jī)制。
關(guān)鍵詞: 通道 DMA 傳輸 AXI FPGA
中圖分類號(hào):TP274 文獻(xiàn)標(biāo)志碼:A DOI: 10.16157/j.issn.0258-7998.223646
中文引用格式: 阮翔,任濤,毛佳佳,等. 基于AXI總線復(fù)用的DMA數(shù)據(jù)傳輸結(jié)構(gòu)設(shè)計(jì)[J]. 電子技術(shù)應(yīng)用,2023,49(8):125-129.
英文引用格式: Ruan Xiang,Ren Tao,Mao Jiajia,et al. Design of DMA data transmission structure based on AXI bus multiplexing[J]. Application of Electronic Technique,2023,49(8):125-129.
Design of DMA data transmission structure based on AXI bus multiplexing
Ruan Xiang,Ren Tao,Mao Jiajia,Zhang Hu
(The 52th Research Institute of China Electronics Technology Group Corporation, Hangzhou 311100, China)
Abstract: When the conventional multi-channel DMA data transmission structure is applied to the multi-sensor connected artificial intelligence platform, with the increase of sensor type and quantity, a lot of FPGA logic and storage resources will be consumed in the process of channel protocol conversion and AXI bus extension, which will easily lead to logic congestion and increase the difficulty of tool routing. At the same time, the closed AXI system lacks the flexibility of channel differential control, and it is difficult to adapt to the multi-mode data transmission requirements of artificial intelligence platform. Therefore, a DMA data transmission structure with AXI bus multiplexing mode is designed, which can greatly reduce the number of AXI buses, reduce FPGA resource consumption and tool routing time, conveniently fit additional logic to realize multi-mode DMA data transmission, and provide a flexible and efficient multi-source data acquisition mechanism for artificial intelligence platform.
Key words : channel;DMA;transmission;AXI;FPGA

0 引言

近年來(lái),支持多傳感器接入的人工智能平臺(tái)已經(jīng)在各個(gè)領(lǐng)域獲得廣泛應(yīng)用。利用嵌入式人工智能(Artificial Intelligence,AI)處理器和現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(Field Programmable Gate Array,FPGA)進(jìn)行直接內(nèi)存訪問(wèn)(Direct Memory Access,DMA)交互的系統(tǒng)架構(gòu)往往成為這類人工智能平臺(tái)的最優(yōu)實(shí)現(xiàn)方案。平臺(tái)內(nèi),F(xiàn)PGA承擔(dān)了數(shù)據(jù)的采集、緩存及DMA任務(wù)。常規(guī)方式是把每個(gè)數(shù)據(jù)通道封裝成一路AXI總線,使用AXI交換結(jié)構(gòu)將數(shù)據(jù)通道與緩存控制器、DMA控制器互聯(lián),形成一個(gè)封閉的AXI數(shù)據(jù)傳輸系統(tǒng)。然而,隨著應(yīng)用場(chǎng)景復(fù)雜度和平臺(tái)智能化程度的提升,傳感器的種類和數(shù)量持續(xù)增長(zhǎng)。常規(guī)傳輸結(jié)構(gòu)逐漸表現(xiàn)出擴(kuò)展不便、優(yōu)化困難、靈活性差等問(wèn)題。為簡(jiǎn)化AXI交換拓?fù)洹⒎奖阃ǖ罃U(kuò)展、實(shí)現(xiàn)靈活的DMA參數(shù)化配置,本文設(shè)計(jì)了一種以AXI總線復(fù)用方式實(shí)現(xiàn)的DMA數(shù)據(jù)傳輸結(jié)構(gòu),以滿足平臺(tái)對(duì)多路、多類型傳感器通道擴(kuò)展和數(shù)據(jù)靈活處理的需求。



本文詳細(xì)內(nèi)容請(qǐng)下載:http://www.xxav2194.com/resource/share/2000005490




作者信息:

阮翔,任濤,毛佳佳,張虎

(中國(guó)電子科技集團(tuán)公司第52研究所,浙江 杭州 311100)

微信圖片_20210517164139.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 亚洲欧美日韩小说| 国产亚洲精品精品国产亚洲综合 | 亚洲国产精品综合久久网络| 美女扒开尿口直播| 国产真实乱偷人视频| j8又粗又大又长又爽又硬男男| 日韩一卡2卡3卡4卡| 亚洲欧洲无卡二区视頻| 精品国产一区二区三区久久狼| 国产成人亚洲精品播放器下载| 97精品人妻系列无码人妻| 成人看片app| 久久精品人妻中文系列| 欧美熟妇另类久久久久久多毛| 开始疼痛的小小花蕾3| 亚洲va国产日韩欧美精品| 男人的天堂色偷偷之色偷偷| 国产亚洲欧美在在线人成| 18禁无遮挡无码网站免费| 婷婷六月综合网| 久久久久中文字幕| 欧美1区2区3区| 亚洲精品国产精品乱码不99 | 精品无码国产自产在线观看水浒传| 国产成人麻豆亚洲综合无码精品| 99久久99久久精品国产片果冻 | 成人狠狠色综合| 久久精品日日躁精品| 欧美成人观看免费完全| 人成电影网在线观看免费| 老师我好爽再深一点的视频| 国产成人精品日本亚洲专区61 | 97久久精品人妻人人搡人人玩| 性欧美18-19性猛交| 久久亚洲AV无码精品色午夜麻豆 | 欧美国产人妖另类色视频| 人人妻人人澡人人爽欧美精品 | 天天干视频网站| 国产成人免费福利网站| 国产性感美女在线观看| 国产1区2区在线观看|