《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 設計應用 > 基于晶圓級技術的PBGA電路設計與驗證
基于晶圓級技術的PBGA電路設計與驗證
電子技術應用
文永森,羅曦,杜映洪,劉勇,劉紹輝
中國電子科技集團公司第五十八研究所
摘要: 晶圓級封裝技術可實現多芯片互連,但在封裝尺寸、疊層數和封裝良率等方面的問題限制了其在電路小型化進程中的發展。以一款扇出型晶圓級封裝電路為例,基于先進封裝技術,采用軟件設計和仿真優化方式,結合封裝經驗和實際應用場景,通過重布線和芯片倒裝的方式互連,完成了有機基板封裝設計與制造,實現了該電路低成本和批量化生產的目標。本產品的設計思路和制造流程可為其他硬件電路微型化開發提供參考。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.234711
中文引用格式: 文永森,羅曦,杜映洪,等. 基于晶圓級技術的PBGA電路設計與驗證[J]. 電子技術應用,2024,50(7):55-58.
英文引用格式: Wen Yongsen,Luo Xi,Du Yinghong,et al. Design of PBGA circuit based on wafer level packaging technology[J]. Application of Electronic Technique,2024,50(7):55-58.
Design of PBGA circuit based on wafer level packaging technology
Wen Yongsen,Luo Xi,Du Yinghong,Liu Yong,Liu Shaohui
China Electronics Technology Group Corporation No.58 Research Institute
Abstract: Wafer level packaging technology can achieve multi-chip interconnection. However, issues such as packaging size, number of layers, and packaging yield have limited its development in the process of circuit miniaturization. This article takes a fan out wafer level packaging circuit as an example. Based on advanced packaging technology, using software design and simulation optimization methods, combined with packaging experience and practical application scenarios, the organic substrate packaging design and manufacturing were completed through rewiring and chip flip chip interconnection, achieving the goal of low-cost and mass production of the circuit. The design concept and manufacturing process of this product can provide reference for the miniaturization development of other hardware circuits.
Key words : wafer level packaging;circuit miniaturization;chip flip chip;substrate packaging

引言

近年來,在“超越摩爾定律”的背景下[1],以芯片與封裝協同開發的先進封裝技術隨之誕生。其中,扇出型晶圓級封裝(FOWLP)技術以將多個芯片互連且形成系統級封裝為技術優勢而備受關注。

國外已經有對FOWLP技術的應用,TSMC 和 Apple 公司在2016年首次在A7處理器上實現了FOWLP技術的應用,在大幅度降低制造成本的同時,解決了模擬、電源等芯片混合封裝的問題[2]。Samsung公司在 2018年采用芯片后置的扇出封裝技術來制作重布線層(RDL)完成芯片間的互連,使多通道、多I/O的堆疊內存芯片(HBM)突破內存芯片的寬帶瓶頸[3]。

國內技術起步較晚,依靠自主工藝能力,也有相應的產品研究,李居強等人設計一款雙層晶圓級扇出封裝產品,在機電控制電路小型化領域中做出了一次創新[4]。王剛等人設計了一款天線-芯片一體化射頻產品,利用晶圓級封裝實現了天線與芯片的垂直布局與互連,為更高密度和更大規模的射頻電路提供了解決思路[5]。

晶圓級封裝技術在國內雖然得到廣泛研究,但尚未制定統一的可靠性驗證標準[6]。因此,該類產品目前沒有被大規模運用。相反,隨著國內基板制造水平的提升,高多層、大尺寸等高難度樹脂基板已經實現了規模化量產,高可靠性和低成本的制造環境為電路小型化提供了更多解決方案[7]。本文將在已有的晶圓級封裝芯片基礎上,使用FOWLP和芯片倒裝(FC)技術進行有機基板封裝(PBGA)封裝,利用國內成熟的封裝技術,在滿足性能指標的同時,使產品達到交付使用的標準,也可為該類型電路的小型化設計與制造提供參考。


本文詳細內容請下載:

http://www.xxav2194.com/resource/share/2000006071


作者信息:

文永森,羅曦,杜映洪,劉勇,劉紹輝

(中國電子科技集團公司第五十八研究所,江蘇 無錫 214035)


Magazine.Subscription.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 国产爽的冒白浆的视频高清| 成人羞羞视频国产| 国产美女19p爽一下| 久久99精品国产麻豆宅宅| 欧美综合自拍亚洲综合图| 国产999在线观看| freee×xx性欧美| 日本欧美韩国专区| 亚洲天堂一级片| 精品国产美女福利到在线不卡| 国产欧美日韩三级| 99久无码中文字幕一本久道| 护士强迫我闻她的臭丝袜脚| 亚洲aⅴ男人的天堂在线观看| 男人插女人视频软件| 国产一区二区精品久久凹凸| tom39你们会回来感谢我的| 日本边添边摸边做边爱的视频 | av潮喷大喷水系列无码| 护士好爽好深好多水| 久久综合久综合久久鬼色| 欧美日韩亚洲成人| 国产伦精品一区二区三区| 6080午夜乱理伦片| 忍者刺客在线观看完整中文免费版| 久久精品国产99久久久| 欧美日韩一区二区三区四区在线观看 | 久久五月天综合网| 成年女人黄小视频| 久久综合狠狠色综合伊人| 欧美成人精品第一区| 国产一级一片免费播放视频| 亚洲人成网站看在线播放| 在线播放免费播放av片| 亚洲av无码久久精品蜜桃| 波多野结衣护士系列播放| 国产又色又爽又刺激视频| 综合网激情五月| 在线无码午夜福利高潮视频| yy11111光电影院手机版| 成人综合激情另类小说|