頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 2013 ChinaAET“FPGA”主題季博客大賽 分享FPGA的解決方案、設計體驗、開發板及教程的點點滴滴…不論是Altera、Xilinx,還是國產FPGA、Actel、Lattice,均可放馬過來。 發表于:8/30/2013 基于FPGA的脈搏信號采集系統設計 介紹了一種人體脈搏信號的采集系統,通過專用的脈搏傳感器采集信號,將得到的信號經過預處理后送到FPGA,暫存到RAM中,同時用FPGA驅動VGA接口實時顯示脈搏波形。利用FPGA的片內資源RAM實現了脈搏波形圖像的動態顯示,實時性好、畫面清晰,為后續的生理病理信息提取提供了有效支持。 發表于:8/30/2013 萊迪思使OEM廠商能夠更方便地添加最新的MIPI攝像頭和顯示功能 萊迪思半導體公司(NASDAQ: LSCC)今日宣布推出三款全新的參考設計,使電子設備OEM廠商能夠更容易地通過低成本、行業標準的MIPI(移動行業處理器接口)攝像頭、應用處理器和顯示技術,為最終用戶提供更豐富的多媒體體驗。萊迪思這些最新的基于FPGA的參考設計使OEM廠商能夠快速構建和推出新一代低成本、高可靠性、低功耗產品,與此同時提供最新的顯示、圖像和運動特性。 發表于:8/29/2013 Xilinx授予TSMC最佳供應商獎 All Programmable FPGA、SoC和3D IC的全球領先供應商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布其將“最佳供應商獎”授予全球領先的半導體代工廠臺積電公司,以表彰其作為戰略合作伙伴和供應商所取得的卓越成就。賽靈思每年都會評選一家關鍵供應商并頒發此獎項,以答謝其對公司業務成功所做出的杰出貢獻與努力。 發表于:8/29/2013 基于FPGA的VGA圖形控制器設計 利用FPGA設計并實現了一種VGA圖形控制器。根據VGA顯示原理,利用VHDL作為邏輯描述語言,在Xilinx的開發板Nexys2上完成了設計的功能。通過按動開發板上的按鍵可切換顯示屏顯示的圖形,可實現橫條紋、豎條紋、方格棋盤等8 bit彩色圖形的顯示。 發表于:8/29/2013 合作研究取得成功,汽車、工業和通信電子設備中的微電子系統進一步微型化 研究和開發高度集成的系統級封裝解決方案的歐洲最大研究項目已圓滿完成。ESiP(高效硅多芯片系統級封裝集成)項目合作伙伴已研制出更緊湊、更可靠的未來系統級封裝解決方案。項目組還開發出簡化分析和試驗的方法。在英飛凌的帶領下,來自9個歐洲國家的40家合作伙伴——包括微電子企業和研究機構——參與了該合作研究。ESiP項目由9個國家的公共機構和ENIAC(歐洲納米計劃顧問委員會)聯合企業共同出資。為了通過推動歐洲合作鞏固德國作為微電子基地的地位,德國教育和研究部(BMBF)作為各國最大的部級出資方之一,對這個被列入德國政府高科技戰略的項目給予了大力支持。 發表于:8/23/2013 萊迪思最新推出即插即用帶有USB接口的iCEstick FPGA評估套件, 大幅降低成本并且加快移動設備的開發 萊迪思半導體公司(NASDAQ: LSCC)今日宣布推出iCEstick評估套件,一款易于使用、帶有USB接口、拇指大小的開發板,可以讓工程師和系統架構師迅速評估和開發基于萊迪思iCE40? mobileFPGA?系列的移動設備解決方案,iCE40? mobileFPGA?系列是全球首款也是唯一一款專為移動設備市場而設計的FPGA。該套件加速了使用該器件的解決方案的開發,擁有針對紅外和傳感器功能的硬件特性和參考設計,適用于智能手機、平板電腦、游戲機以及其他有著嚴格的低成本、低功耗和快速上市時間要求的應用。 發表于:8/21/2013 4路視頻合成系統的FPGA設計 給出一種4路視頻合成系統的FPGA設計,介紹了FPGA與AD芯片TVP5154的I2C通信配置、有效視頻數據的抽取方法、SRAM乒乓操作以及FPGA對于視頻的拼接處理方法。 發表于:8/19/2013 基于FPGA的自適應濾波器的研究與開發 使用Xilinx公司最新生產的Spartan-6系列FPGA芯片,采用自頂而下的方法成功設計出一種基于LMS算法的橫向自適應濾波器,并且通過了仿真檢驗,到達了設計目標,能實現預期功能。 發表于:8/16/2013 一種基于CPLD的編碼器抗干擾電路設計 在交流伺服系統中,準確可靠地獲取編碼器信號是整個閉環控制的關鍵;而編碼器信號常受外界干擾,會產生誤碼脈沖,給伺服控制帶來了偏差。在分析了增量式光電編碼器的原理及誤碼產生原因、總結編碼器信號處理方法后,設計了一種基于CPLD的具有編碼器差分信號輸入、誤碼濾除和鑒相功能的電路,提高了編碼器信號檢查的可靠性,并得到了很好的實際應用。具體分析了濾除誤碼原理,并給出了設計原理圖和Quartus II下的仿真結果。 發表于:8/16/2013 ?…227228229230231232233234235236…?