頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 重慶將培育千億產(chǎn)值規(guī)模集成電路產(chǎn)業(yè) 重慶將培育千億產(chǎn)值規(guī)模集成電路產(chǎn)業(yè),建設(shè)國內(nèi)重要的功率半導(dǎo)體基地 發(fā)表于:8/16/2018 DARPA重金資助發(fā)展單片3D集成技術(shù) 美國國防部高級研究計(jì)劃局 (Defense Advanced Research Projects Agency,DARPA) 最近公布了獲得電子復(fù)興計(jì)劃(Electronics Resurgence Initiative,ERI)提供的第一筆資金資助的科學(xué)家、公司和機(jī)構(gòu)的名單。ERI是一項(xiàng)為期5年的、斥資15億美元的計(jì)劃,目的是在摩爾定律時代即將結(jié)束之際重塑美國電子產(chǎn)業(yè)。在公布的42個受資助項(xiàng)目中,有一個項(xiàng)目因得到大幅超出其他項(xiàng)目的資助金額而特別引人注目。 發(fā)表于:8/16/2018 臺灣光罩?jǐn)M購觸控面板控制芯片廠威達(dá)高科 臺灣光罩繼去年第4季收購美祿科技后,再次展開并購,擬將以新臺幣2.93億元額度內(nèi),收購觸控面板控制晶片廠威達(dá)高科所有流通在外股權(quán)。 發(fā)表于:8/16/2018 臺積電宣布45億美元新投資,聚焦7nm擴(kuò)產(chǎn),特殊和先進(jìn)工藝 臺積電昨日舉行董事會,核準(zhǔn)資本預(yù)算45億美元,據(jù)透露,這項(xiàng)投資將主要用于興建廠房;建置、擴(kuò)充及升級先進(jìn)制程產(chǎn)能;轉(zhuǎn)換邏輯制程產(chǎn)能為特殊制程產(chǎn)能;轉(zhuǎn)換成熟制程產(chǎn)能為特殊制程產(chǎn)能;擴(kuò)充及升級特殊制程產(chǎn)能;擴(kuò)充先進(jìn)封裝制程產(chǎn)能和2018年第四季研發(fā)資本預(yù)算與經(jīng)常性資本預(yù)算。 發(fā)表于:8/16/2018 刁石京正式入主紫光國微 8月14日,刁石京正式入主紫光國微。 發(fā)表于:8/16/2018 世芯7奈米HPC應(yīng)用芯片需求旺 近來隨著7奈米制程成熟,及HPC/AI芯片市場需求火熱,世芯電子(3661)屢獲日本、中國及歐美客戶的HPC/AI設(shè)計(jì)案訂單。世芯設(shè)計(jì)之首顆7奈米HPC高速運(yùn)算ASIC芯片日前已成功投片(Tape-Out)驗(yàn)證成功,并開始進(jìn)入量產(chǎn)供貨。 發(fā)表于:8/16/2018 基于FPGA的實(shí)時QRS波檢測系統(tǒng)設(shè)計(jì) 根據(jù)在線心電信號自動分析系統(tǒng)的實(shí)時性要求,提出了一種基于現(xiàn)場可編程門陣列的QRS波檢測解決方案和硬件結(jié)構(gòu)。該方案采用離散小波變換(DWT)算法結(jié)合閾值檢測算法進(jìn)行特征點(diǎn)提取,克服了傳統(tǒng)算法受噪聲、基漂、雜波等影響的缺點(diǎn),邏輯簡單,適合硬件實(shí)現(xiàn)。 發(fā)表于:8/16/2018 Prewitt圖像邊緣檢測及邊緣細(xì)化的FPGA實(shí)現(xiàn) 針對實(shí)時圖像處理的要求,使用FPGA對圖像數(shù)據(jù)流進(jìn)行在線Prewitt邊緣檢測。針對傳統(tǒng)算法需要人工給定閾值和產(chǎn)生的邊緣較寬的不足,用基于FPGA的自適應(yīng)閾值算法和非極大值抑制方法對邊緣檢測的結(jié)果進(jìn)行細(xì)化處理,提高了邊緣檢測的精度。 發(fā)表于:8/16/2018 基于FPGA的新型高性能永磁同步電機(jī)驅(qū)動系統(tǒng)設(shè)計(jì) 提出了一種基于FPGA的單芯片驅(qū)動控制方案。它采用硬件模塊化的現(xiàn)代EDA設(shè)計(jì)方法,使用VHDL硬件描述語言,實(shí)現(xiàn)了永磁同步電機(jī)矢量控制系統(tǒng)的設(shè)計(jì)。 發(fā)表于:8/16/2018 基于FPGA的方向?yàn)V波指紋圖像增強(qiáng)算法實(shí)現(xiàn) 設(shè)計(jì)了一種基于FPGA純硬件方式實(shí)現(xiàn)方向?yàn)V波的指紋圖像增強(qiáng)算法。采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復(fù)用和流水線處理等技術(shù)完成了方向?yàn)V波指紋圖像增強(qiáng)算法在FPGA上的實(shí)現(xiàn)。系統(tǒng)通過了Modelsim的仿真驗(yàn)證,并在Terasic公司的DE2平臺上完成了硬件測試。 發(fā)表于:8/16/2018 ?…84858687888990919293…?