頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于FPGA的實時QRS波檢測系統設計 根據在線心電信號自動分析系統的實時性要求,提出了一種基于現場可編程門陣列的QRS波檢測解決方案和硬件結構。該方案采用離散小波變換(DWT)算法結合閾值檢測算法進行特征點提取,克服了傳統算法受噪聲、基漂、雜波等影響的缺點,邏輯簡單,適合硬件實現。 發表于:8/16/2018 Prewitt圖像邊緣檢測及邊緣細化的FPGA實現 針對實時圖像處理的要求,使用FPGA對圖像數據流進行在線Prewitt邊緣檢測。針對傳統算法需要人工給定閾值和產生的邊緣較寬的不足,用基于FPGA的自適應閾值算法和非極大值抑制方法對邊緣檢測的結果進行細化處理,提高了邊緣檢測的精度。 發表于:8/16/2018 基于FPGA的新型高性能永磁同步電機驅動系統設計 提出了一種基于FPGA的單芯片驅動控制方案。它采用硬件模塊化的現代EDA設計方法,使用VHDL硬件描述語言,實現了永磁同步電機矢量控制系統的設計。 發表于:8/16/2018 基于FPGA的方向濾波指紋圖像增強算法實現 設計了一種基于FPGA純硬件方式實現方向濾波的指紋圖像增強算法。采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復用和流水線處理等技術完成了方向濾波指紋圖像增強算法在FPGA上的實現。系統通過了Modelsim的仿真驗證,并在Terasic公司的DE2平臺上完成了硬件測試。 發表于:8/16/2018 公布代號為Foreshadow的SGX技術缺陷,英特爾處理器還有多少漏洞未發現? 近日,英特爾公布了一個可能會導致敏感數據泄露的潛在安全漏洞,這已經是它自今年年初以來第三次不得不披露其系統漏洞了。 發表于:8/15/2018 RISC-V帶給中國CPU和芯片行業發展的歷史性機遇 微處理器指令集架構(Instruction Set Architecture,ISA)是溝通軟硬件運算之間的橋梁,是處理器的靈魂。包括復雜指令集運算(Complex Instruction Set Computing,CISC)、精簡指令集運算(Reduced Instruction Set Computing,RISC)、顯式并行指令集運算(Explicitly Parallel Instruction Computing,EPIC)、超長指令字指令集運算(Very Long Instruction Word,VLIW)四類。 發表于:8/15/2018 學界 | 老論文沒有源碼?14年神經圖靈機的復現被接收為大會論文 在篇篇論文都是 state-of-the-art 的年代,論文的可復現性與官方代碼一直受到研究者的關注,我們希望知道實際的模型性能或改進方法到底有沒有原論文寫的那么好。 發表于:8/15/2018 創芯選星,為芯而戰 8月11日至8月12日,中國研究生創新實踐系列大賽主題賽事之一“華為杯”首屆中國研究生創“芯”大賽在廈門成功舉辦。來自全國40余所高校、148支隊伍、500余名師生通過兩天的角逐,經過現場設計、分組答辯與公開競演的重重考驗;最終,13只隊伍脫穎而出,華東師范大學、西安電子科技大學、電子科技大學的三支隊伍拔得頭籌,獲得創“芯”大賽的特等獎;另外10支隊伍獲得大賽一等獎。中國工程院院士倪光南、中國科學院院士陸建華親自上臺為特等獎獲得者頒獎,廣大參賽學生受到了極大的鼓舞。 發表于:8/15/2018 工業4.0下的現代的驅動系統介紹 隨著工業4.0應用的快速增長,機器制造商們對于使用更少的人員為先進的機器提供更短的開發時間感到壓力。利用實時的數據為運行決策制定提供必要信息的需求正在不斷增長。與工業4.0 相關的關鍵字是連接性(在生產過程中所有參與者之間的連接),即使是在還沒有應用工業4.0 的工廠里也是如此。 發表于:8/14/2018 基于FPGA的超聲波信號處理設計與實現 為了滿足超聲波探傷檢測的實時性需求,通過研究超聲波探傷的工作原理,提出了基于FPGA芯片的實時信號處理系統實現方案及硬件結構設計,并根據FPGA邏輯結構模型實現了軟件系統的模塊化設計。根據實驗測試及統計數據得出,基于FPGA芯片的信號處理系統提高了探傷檢測的準確性與穩定性,滿足了探傷過程中B超顯示的實時性要求。 發表于:8/14/2018 ?…85868788899091929394…?