頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實(shí)現(xiàn)高級自動化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進(jìn),市場對具備彈性連接、低功耗、高性能和強(qiáng)大安全性的系統(tǒng)需求與日俱增。 然而,實(shí)施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進(jìn)系統(tǒng),同時應(yīng)對軟件孤島、互聯(lián)網(wǎng)時代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 不會用示波器的Verilog碼農(nóng)不是一個好碼農(nóng)(LVDS與SpaceWire接口) 在FPGA調(diào)試過程中,除了邏輯代碼本身的質(zhì)量之外,F(xiàn)PGA板子上PCB走線、接插件質(zhì)量等因素的影響也非常重要。在剛上板調(diào)試不順利的時候,不妨拿示波器看一下信號的質(zhì)量,比如時鐘信號的質(zhì)量、差分信號的質(zhì)量、高速串行信號的質(zhì)量等等,這是上板調(diào)試之前首先要做的一步。沒有高質(zhì)量的FPGA外圍管腳信號的輸入,再好的代碼風(fēng)格和規(guī)范都無濟(jì)于事。所以,調(diào)試FPGA之前一定要上示波器看一下關(guān)鍵信號的質(zhì)量。 發(fā)表于:10/21/2022 FPGA教學(xué)——FPGA雙向IO使用之三態(tài)門說明 在FPGA設(shè)計(jì)中,雙向IO(輸入輸出引腳)是一個比較麻煩的東西,但是信號線用作總線等雙向數(shù)據(jù)傳輸時就要用到inout類型。 發(fā)表于:10/20/2022 Linux教學(xué)——圖解指針變量 圖解指針變量 發(fā)表于:10/19/2022 FPGA教學(xué)——FPGA之IO信號類型深入理解 在FPGA設(shè)計(jì)開發(fā)中,很多場合會遇到同一根信號既可以是輸入信號,又可以是輸出信號,即IO類型(Verilog定義成inout)。 發(fā)表于:10/19/2022 Linux內(nèi)核 | socket底層的來龍去脈 全面分析socket底層的相關(guān)實(shí)現(xiàn) 發(fā)表于:10/18/2022 一文搞懂SDIO SDIO(Secure Digital Input and Output),即安全數(shù)字輸入輸出接口。它是在SD卡接口的基礎(chǔ)上發(fā)展而來,它可以兼容之前的SD卡,并可以連接SDIO接口設(shè)備,比如:藍(lán)牙、WIFI、GPS等。 發(fā)表于:10/18/2022 Linux教學(xué)——令人拍手叫絕的運(yùn)維小技巧 令人拍手叫絕的運(yùn)維小技巧 發(fā)表于:10/13/2022 Linux教學(xué)——RK3399開發(fā)板基礎(chǔ)配置 最近在小黃魚入手了一個RK3399的開發(fā)板,RK的芯片我也是第一次使用。FireFly配套提供了完善的教程,可以在他們的WIKI上找到。上面有的內(nèi)容就不在本文敘述了,大家可以參考教程https://wiki.t-firefly.com/zh_CN/Firefly-RK3399/linux_compile_gpt.html 發(fā)表于:10/13/2022 Linux教學(xué)——mmap實(shí)現(xiàn)詳解 想不到 mmap 都成了黑科技了,為了讓大家都能了解這個黑科技,所以還是寫篇文章來詳細(xì)介紹一下 mmap 的實(shí)現(xiàn)吧。 發(fā)表于:9/29/2022 可編程邏輯電路設(shè)計(jì):如何提高集成電路的可靠性 負(fù)偏壓溫度不穩(wěn)定性(NegaTIve Bias Temperature Instability,NBTI)、熱載流子注入(Hot Carrier InjecTIon,HCI)效應(yīng)、電遷移(ElectromigraTIon,EM)效應(yīng)、靜電放電(Electrostatic Discharge,ESD)和輻射效應(yīng)等因素對于集成電路的可靠性有很大影響。可靠性設(shè)計(jì)就是通過設(shè)計(jì)階段的優(yōu)化,降低這些因素對集成電路和性能的影響,從而提高集成電路的可靠性。 發(fā)表于:9/28/2022 ?…11121314151617181920…?